地址转换技术
    1.
    发明公开
    地址转换技术 审中-实审

    公开(公告)号:CN114661639A

    公开(公告)日:2022-06-24

    申请号:CN202111391082.3

    申请日:2021-11-23

    Abstract: 这里描述的示例涉及一种装置,包括:至少一个处理器,当工作时用于:执行用于将工作描述符提交给设备的命令,其中:工作描述符的提交引起尝试在将工作描述符提交给设备之前执行工作描述符中的地址的替换。在一些示例中,地址包括访客虚拟地址(GVA)并且地址的替换包括用对应于GVA的主机物理地址(HPA)更换GVA。在一些示例中,至少一个处理器用于:如果地址转换可供执行命令的处理器访问,则通过工作描述符中的地址的地址转换来替换工作描述符中的地址。

    与文件高速缓存的上下文感知管理相关联的计算方法和装置

    公开(公告)号:CN107223240B

    公开(公告)日:2021-10-15

    申请号:CN201680009844.X

    申请日:2016-01-26

    Abstract: 本文中讨论了与文件高速缓存管理相关联的计算机可读存储介质,计算设备以及方法。在实施例中,计算设备可以包括文件高速缓存和与文件高速缓存耦合的文件高速缓存管理器。文件高速缓存管理器可以被配置为实现上下文感知驱逐策略,以便至少部分地基于与单独文件相关联的文件级上下文信息,来识别来自于包括在文件高速缓存内的多个单独文件中的用于从文件高速缓存中删除的候选文件。在实施例中,文件级上下文信息可以包括与单独文件相关联的存取最近度和存取频率的指示。在这样的实施例中,识别用于从文件高速缓存中删除的候选文件可以是至少部分地基于单独文件的存取最近度和存取频率两者的。可以描述和/或要求保护其它实施例。

    用于分布式路由表查找的分布式路由器的入口计算节点和机器可读介质

    公开(公告)号:CN105049359B

    公开(公告)日:2018-12-11

    申请号:CN201510136802.X

    申请日:2015-03-26

    Abstract: 用于经由分布式路由器的分布式表查找的技术包括入口计算节点、中间计算节点以及出口计算节点。该分布式路由器的每个计算节点包括用于存储从该分布式路由器的路由表获得的不同网络路由条目集合的转发表。该入口计算节点基于包括在所接收到的网络分组中的目的地地址生成散列密钥。该散列密钥标识该分布式路由器的存储包括与该目的地地址相对应的网络路由条目的转发表的中间计算节点。该入口计算节点将所接收到的网络分组转发到该中间计算节点以便路由。该中间计算节点接收所转发的网络分组、确定该网络分组的目的地地址以及确定该出口计算节点以便从该分布式路由器传输该网络分组。

    用于安全虚拟机间共享存储器通信的技术

    公开(公告)号:CN106201646A

    公开(公告)日:2016-12-07

    申请号:CN201510415592.8

    申请日:2015-07-15

    Abstract: 公开了用于安全虚拟机间共享存储器通信的技术。用于安全虚拟机间共享存储器通信的技术包括具有硬件虚拟化支持的计算设备。虚拟机监视器(VMM)认证目标虚拟机的视图切换组件。VMM将安全存储器视图配置为访问共享存储器段。共享存储器段可包括源虚拟机或VMM的存储器页。视图切换组件使用硬件虚拟化支持切换到安全存储器视图而不生成虚拟机退出事件。视图切换组件可通过修改扩展页表(EPT)指针切换到安全存储器视图。目标虚拟机经由安全存储器视图访问共享存储器段。目标虚拟机和源虚拟机可使用存储在共享存储器段中的安全视图控制结构协调存储器页的所有权。描述和/或要求保护其他实施例。

    用于管理网络设备的功率和性能的技术

    公开(公告)号:CN105743690A

    公开(公告)日:2016-07-06

    申请号:CN201510822434.4

    申请日:2015-11-24

    Abstract: 各个实施例通常针对于通过将一个或多个分组缓存在用于一个或多个输入/输出(I/O)端口的缓冲区中,来生成用于处理单元和交换电路的空闲周期的装置、方法和其它技术。实施例可以包括:使处理单元和/或交换电路在该空闲周期期间以较低功率状态进行操作,并通过向处理单元和/或交换电路传输一个或多个带外消息,来使处理单元和/或交换电路退出低功率状态。

    用于存储器回写的装置和方法

    公开(公告)号:CN108694057B

    公开(公告)日:2024-09-10

    申请号:CN201810168804.0

    申请日:2018-02-28

    Abstract: 本申请公开了用于改善主机到设备通信以获得最优功率和性能的高效型基于范围的存储器回写。本文中描述了用于高效型基于范围的存储器回写的方法和装置。装置的一个实施例包括:系统存储器;多个硬件处理器核,所述多个硬件处理器核各自包括第一高速缓存;解码器电路,用于对具有针对第一存储器地址和范围指示符的字段的指令进行解码;以及执行电路,用于执行所述经解码指令。所述第一存储器地址和所述范围指示符一起定义所述系统存储器中包括一个或多个高速缓存行的连续区域。执行所述经解码指令使所述第一高速缓存中的所述一个或多个高速缓存行的任何实例无效。另外,所述一个或多个高速缓存行的任何脏的无效实例将存储到系统存储器中。

Patent Agency Ranking