-
公开(公告)号:CN114237382B
公开(公告)日:2024-03-22
申请号:CN202111591730.X
申请日:2017-02-24
Applicant: 英特尔公司
Inventor: V·斯里尼瓦桑 , K·V·西斯拉 , C·D·高夫 , I·M·斯泰纳 , N·古普塔 , V·加格 , A·巴尔马 , S·A·沃拉 , D·P·莱内尔 , J·M·沙利文 , N·古鲁莫什 , W·J·鲍希尔 , V·拉马穆尔蒂 , C·麦克纳马拉 , J·J·布朗 , R·达斯
IPC: G06F1/324 , G06F1/3203 , G06F1/08 , G06F9/30 , G06F9/455 , G06F9/48 , G06F9/4401 , G06F9/445
Abstract: 一种处理器,包括:多个处理器核心,控制寄存器存储所述多个处理器核心中的相应处理核器核心的每核心基本时钟频率值,电源管理电路,用于执行电源控制单元固件,以至少部分地基于每个核心的基本时钟频率值来所述控制多个处理核心的时钟频率,所述电源管理电路用于接收不同于相应的默认每核心基本时钟频率值的目标每核心基本时钟频率值;将目标每核心基本时钟频率值存储在相应的控制寄存器中,以使多个处理器核心中的相应处理器核心根据该目标每核心基本时钟频率值运行;向软件暴露目标每核心基本时钟频率值。
-
公开(公告)号:CN108780342B
公开(公告)日:2022-08-09
申请号:CN201780014455.0
申请日:2017-01-31
Applicant: 英特尔公司
IPC: G06F1/20 , G06F1/3206 , G06F1/324 , G06F1/3296
Abstract: 对核功率的动态调整可减少热设计功率(TDP)与可允许的热负荷之间的热裕量。例如,通过明确地直接关注核温度,每核闭环温度控制器(pCLTC)可移除由功率1级策略(PL1,一种在持续负荷下针对处理器限定频率和/或功率的策略)引发的保守性,从而当热系统中存在裕量时,允许提高处理器性能。
-
公开(公告)号:CN110637272A
公开(公告)日:2019-12-31
申请号:CN201880031376.5
申请日:2018-05-25
Applicant: 英特尔公司
Abstract: 提供了一种装置系统,包括:第一部件和第二部件;第一电路,用于将第一部件分配给第一组部件,以及将第二部件分配给第二组部件;以及,第二电路,用于将第一最大频率极限分配给第一组部件,以及将第二最大频率极限分配给第二组部件,其中第一部件和第二部件分别按照第一最大频率极限和第二最大频率极限来操作。
-
公开(公告)号:CN104025152A
公开(公告)日:2014-09-03
申请号:CN201280065043.7
申请日:2012-12-21
Applicant: 英特尔公司
CPC classification number: G09G5/10 , G09G5/06 , G09G2320/029 , G09G2320/066 , H04N5/57 , H04N21/4318
Abstract: 描述了包括用于至少部分地基于活动块区域中的单独的像素输入值以及基于多个对比度补偿函数,来生成加权的查找表的操作的系统、装置、制品和方法。可以至少部分地基于加权的查找表,针对活动区域的中间像素块,执行第二级补偿。
-
公开(公告)号:CN114237382A
公开(公告)日:2022-03-25
申请号:CN202111591730.X
申请日:2017-02-24
Applicant: 英特尔公司
Inventor: V·斯里尼瓦桑 , K·V·西斯拉 , C·D·高夫 , I·M·斯泰纳 , N·古普塔 , V·加格 , A·巴尔马 , S·A·沃拉 , D·P·莱内尔 , J·M·沙利文 , N·古鲁莫什 , W·J·鲍希尔 , V·拉马穆尔蒂 , C·麦克纳马拉 , J·J·布朗 , R·达斯
IPC: G06F1/324 , G06F1/3203 , G06F1/08 , G06F9/30 , G06F9/455 , G06F9/48 , G06F9/4401 , G06F9/445
Abstract: 一种处理器,包括:多个处理器核心,控制寄存器存储所述多个处理器核心中的相应处理核器核心的每核心基本时钟频率值,电源管理电路,用于执行电源控制单元固件,以至少部分地基于每个核心的基本时钟频率值来所述控制多个处理核心的时钟频率,所述电源管理电路用于接收不同于相应的默认每核心基本时钟频率值的目标每核心基本时钟频率值;将目标每核心基本时钟频率值存储在相应的控制寄存器中,以使多个处理器核心中的相应处理器核心根据该目标每核心基本时钟频率值运行;向软件暴露目标每核心基本时钟频率值。
-
公开(公告)号:CN113448724A
公开(公告)日:2021-09-28
申请号:CN202011478410.9
申请日:2020-12-15
Applicant: 英特尔公司
Abstract: 用于跨多个逻辑处理器智能地调度线程的装置和方法。例如,处理器的一个实施例包括:多个核,用于被分配以形成用于执行线程的第一多个逻辑处理器(LP),其中,一个或多个逻辑处理器(LP)用于与多个核中的每个核相关联;调度引导电路,用于:监视第一多个LP和线程的执行特性;生成第一多个LP排名,每个LP排名包括按特定顺序的全部多个LP或多个LP的子集;以及将第一多个LP排名存储在存储器中以被提供给调度器,该调度器用于使用第一多个LP排名在多个LP上调度线程;功率控制器,用于执行功率管理代码以执行功率管理操作,该功率管理操作包括独立地调整多个核中的一个或多个核的频率和/或电压;其中,响应于用于对多个核中的第一核解除激活的核配置命令,在处理器上执行的特权程序代码或功率控制器用于用第一核的解除激活的指示来更新存储器;其中,响应于第一核的解除激活的指示,调度器用于修改线程的调度。
-
-
公开(公告)号:CN111800757A
公开(公告)日:2020-10-20
申请号:CN202010194613.9
申请日:2020-03-19
Applicant: 英特尔公司
Abstract: 公开了使用带动态确定性缩放的边缘服务器CPU的边缘计算设备的方法、装置、系统和机器可读存储介质。一种处理电路布置包括:处理电路,具有以中心基频操作的处理器核;和存储器。存储器包括指令,其将处理电路配置为:将CPU的第一组处理器核配置为将以中心基频操作切换为以第一修改基频操作,并且将第二组处理器核配置为将以中心基频操作切换为以第二修改基频操作。第一组处理器核或第二组处理器核内的同一处理器核可以被配置为在第一修改基频或第二修改基频之间切换操作。
-
公开(公告)号:CN108780342A
公开(公告)日:2018-11-09
申请号:CN201780014455.0
申请日:2017-01-31
Applicant: 英特尔公司
CPC classification number: G06F1/206 , G06F1/28 , G06F1/30 , G06F1/3206 , G06F1/324 , G06F1/3296 , Y02D10/126 , Y02D10/16 , Y02D10/172
Abstract: 对核功率的动态调整可减少热设计功率(TDP)与可允许的热负荷之间的热裕量。例如,通过明确地直接关注核温度,每核闭环温度控制器(pCLTC)可移除由功率1级策略(PL1,一种在持续负荷下针对处理器限定频率和/或功率的策略)引发的保守性,从而当热系统中存在裕量时,允许提高处理器性能。
-
公开(公告)号:CN110199242B
公开(公告)日:2023-08-29
申请号:CN201780084195.4
申请日:2017-02-24
Applicant: 英特尔公司
Inventor: V·斯里尼瓦桑 , K·V·西斯拉 , C·D·高夫 , I·M·斯泰纳 , N·古普塔 , V·加格 , A·巴尔马 , S·A·沃拉 , D·P·莱内尔 , J·M·沙利文 , N·古鲁莫什 , W·J·鲍希尔 , V·拉马穆尔蒂 , C·麦克纳马拉 , J·J·布朗 , R·达斯
Abstract: 处理设备包括多个处理核心;控制寄存器,控制寄存器与多个处理核心的第一处理核心相关联,以存储第一基本时钟频率值,第一处理核心以第一基本时钟频率值运行;以及功率管理电路,功率管理电路用于:接收包括第二基本时钟频率值的基本时钟频率请求;将第二基本时钟频率值存储在控制寄存器中,以引起第一处理核心以第二基本时钟频率值运行;以及在与功率管理电路相关联的硬件接口上暴露第二基本时钟频率值。
-
-
-
-
-
-
-
-
-