-
-
公开(公告)号:CN113366447A
公开(公告)日:2021-09-07
申请号:CN202080011554.5
申请日:2020-03-14
Applicant: 英特尔公司
Inventor: V·兰加纳坦 , A·R·阿普 , B·阿什博 , P·道尔 , B·福里福莱特 , A·亨特 , B·英斯科 , S·贾纳斯 , A·考克 , A·纳瓦勒 , J·雷 , K·辛哈 , L·斯特里拉马萨尔玛 , P·萨蒂 , J·瓦莱里奥
IPC: G06F9/50
Abstract: 实施例总体上涉及图形处理中的计算优化。装置的实施例包括:一个或多个处理器,包括用于处理数据的多片图形处理单元(GPU),多片GPU包括多个处理器片;以及存储器,用于存储数据以供处理,其中,装置用于:接收计算工作以供GPU处理,将计算工作分区为多个工作单元,将多个工作单元中的每一个工作单元指派给处理器片中的一个处理器片,以及使用被指派给工作单元的处理器片来处理计算工作。
-
公开(公告)号:CN113366454A
公开(公告)日:2021-09-07
申请号:CN202080011597.3
申请日:2020-03-14
Applicant: 英特尔公司
Inventor: A·考克 , B·阿什博 , S·贾纳斯 , A·阿南塔拉曼 , A·R·阿普 , N·库雷 , V·乔治 , A·亨特 , B·英斯科 , E·乌尔德-阿迈德-瓦尔 , S·潘尼尔 , V·兰加纳坦 , J·雷 , K·辛哈 , L·斯特里拉马萨尔玛 , P·萨蒂 , S·唐格里
IPC: G06F12/0804 , G06F12/0893 , G06F15/173
Abstract: 实施例总体上涉及用于图形操作的多片架构。装置的实施例包括:用于图形操作的多片架构,包括多片图形处理器,多片处理器包括:一个或多个管芯;多个处理器片,安装在一个或多个管芯上;以及结构,用于互连一个或多个管芯上的处理器片,其中,结构用于启用多个处理器片中的处理器片之间的通信。
-
公开(公告)号:CN119963394A
公开(公告)日:2025-05-09
申请号:CN202411370819.7
申请日:2024-09-29
Applicant: 英特尔公司
Inventor: V·兰甘纳坦 , G·陈 , S·帕尔 , J·E·帕拉奥索里奥 , A·亨特 , B·库兹耐特索夫 , D·恩凯 , S·K·西马库尔蒂 , J·瓦莱里奥 , S·D·沙旺 , A·库玛辛格 , S·潘迪亚 , S·蒂潘纳纳瓦尔尼兰詹 , A·柯蒂斯 , J·菲利普 , M·库尔卡尼 , F·傅 , J·维格特 , B·施瓦茨
IPC: G06T1/20 , G06F15/173 , G06F15/78 , G06F15/163 , G06F9/30
Abstract: 本文中描述的是具有带有可配置线程和寄存器配置的处理资源的图形处理器。程序代码可以配置硬件线程在由图形处理器执行程序代码期间将使用的寄存器和累加器的数量。图形处理器内的处理资源可以被配置成用于基于由要由处理资源执行的程序代码请求的配置来将不同数量的寄存器和累加器指派给硬件线程。
-
公开(公告)号:CN113454609A
公开(公告)日:2021-09-28
申请号:CN202080014359.8
申请日:2020-02-12
Applicant: 英特尔公司
Inventor: V·维穆拉帕利 , L·斯特里拉马萨玛 , M·麦克费森 , A·阿南塔拉曼 , B·阿什博 , M·拉曼多斯 , W·B·萨德勒 , J·皮尔斯 , S·杰那斯 , B·英斯科 , V·兰加纳坦 , K·辛哈 , A·亨特 , P·苏尔蒂 , N·加洛普冯博里斯 , J·雷 , A·R·阿普 , E·乌尔-艾哈迈德-瓦尔 , A·科克 , S·金 , S·麦尤兰 , V·安德烈
IPC: G06F12/0862 , G06F12/0897 , G06F12/0888 , G06F9/38
Abstract: 实施例一般涉及用于图形数据处理的数据预取。一种设备的实施例包括:一个或多个处理器,所述一个或多个处理器包括一个或多个图形处理单元(GPU);以及多个高速缓存,所述多个高速缓存用于为所述一个或多个GPU提供存储装置,所述多个高速缓存至少包括L1高速缓存和L3高速缓存;其中所述设备将通过所述一个或多个GPU中的第一GPU的预取器来提供对数据的智能预取,包括:测量针对所述L1高速缓存的命中率,在确定针对所述L1高速缓存的所述命中率等于或大于阈值时,将对数据的预取限于所述L3高速缓存中的存储装置,以及在确定针对所述L1高速缓存的所述命中率小于阈值时,允许对数据的所述预取到所述L1高速缓存。
-
公开(公告)号:CN113396401A
公开(公告)日:2021-09-14
申请号:CN202080014347.5
申请日:2020-03-14
Applicant: 英特尔公司
Inventor: A·R·阿普 , A·科克 , A·阿南塔拉曼 , E·乌尔-艾哈迈德-瓦尔 , V·安德烈 , N·加洛普冯博里斯 , V·乔治 , M·麦克费尔森 , S·麦于兰 , J·雷 , L·斯特里拉马萨玛 , S·杰那斯 , B·英斯科 , V·兰加纳坦 , K·辛哈 , A·亨特 , P·苏尔蒂 , D·普菲尔 , J·瓦莱里奥 , A·N·沙
IPC: G06F12/0811
Abstract: 涉及用于多贴片存储器管理的技术的方法和设备。在示例中,一种设备包括:高速缓冲存储器;高带宽存储器;着色器核,所述着色器核通信地耦合到高速缓冲存储器并且包括处理元件,所述处理元件用于解压缩从高速缓冲存储器中的内存数据库取出并且具有第一位长度的第一数据元素,以生成具有大于第一位长度的第二位长度的第二数据元素;以及算术逻辑单元(ALU),所述算术逻辑单元(ALU)用于将数据元素与在内存数据库的查询中提供的目标值进行比较。还公开并要求保护其它实施例。
-
-
-
-
-