-
公开(公告)号:CN101523899B
公开(公告)日:2011-07-06
申请号:CN200780037521.2
申请日:2007-09-18
Applicant: 索尼株式会社
Inventor: 大池佑辅
CPC classification number: H03M1/1023 , H03M1/123 , H03M1/56 , H04N5/3575 , H04N5/3745 , H04N5/378
Abstract: 具有列并行ADC的CMOS传感器可以执行高速高分辨率的AD转换。具有列并行ADC的CMOS图像传感器(10)使用具有不同斜坡倾角的基准电压Vref1~Vref4以及基准电压Vref5。该CMOS图像传感器(10)包含:比较电路(32),其将单元像素(11)的输出电压Vx与基准电压Vref1~Vref4相比较;以及比较电路(33),其将基准电路Vref1~Vref4与基准电压Vref5相比较。比较电路(32)和比较电路(33)排列在列处理电路(15)中。通过操作比较电路(32,33)以及上/下计数器(34),可以执行高速高分辨率的AD转换。
-
公开(公告)号:CN101079966B
公开(公告)日:2011-09-28
申请号:CN200710126603.6
申请日:2007-02-09
Applicant: 索尼株式会社
CPC classification number: H04N5/35554 , H04N5/335
Abstract: 一种固态成像设备包括,多个第一像素和多个比第一像素具有更高灵敏度的第二像素的阵列,控制第一像素的第一控制信号线,控制第二像素的第二控制信号线,其中可以相互独立地驱动第一控制信号线和第二控制信号线。
-
公开(公告)号:CN101312504A
公开(公告)日:2008-11-26
申请号:CN200810108818.X
申请日:2008-05-26
Applicant: 索尼株式会社
Inventor: 大池佑辅
IPC: H04N5/235
CPC classification number: H04N5/3591 , H04N5/363 , H04N9/045
Abstract: 固态成像装置,包括:像素阵列单元,其中以矩阵形状排列单元像素;和信号处理电路,用于获得第一视频信号和第二视频信号,并且执行用于组合该第一和第二视频信号的处理。该信号处理电路包括:判断装置,用于判断像素阵列单元中的感兴趣的像素是否是在曝光时间段期间要饱和的像素;计算装置,用于将该感兴趣的像素设置为校正像素,并且基于该校正像素的外围像素的第二视频信号的亮度值计算校正量;和校正装置,用于将校正量应用到校正像素的第一视频信号的亮度值,由此校正由于光电荷从外围像素漏入校正像素导致的噪声信号量。
-
公开(公告)号:CN101312504B
公开(公告)日:2011-01-19
申请号:CN200810108818.X
申请日:2008-05-26
Applicant: 索尼株式会社
Inventor: 大池佑辅
IPC: H04N5/235
CPC classification number: H04N5/3591 , H04N5/363 , H04N9/045
Abstract: 固态成像装置,包括:像素阵列单元,其中以矩阵形状排列单元像素;和信号处理电路,用于获得第一视频信号和第二视频信号,并且执行用于组合该第一和第二视频信号的处理。该信号处理电路包括:判断装置,用于判断像素阵列单元中的感兴趣的像素是否是在曝光时间段期间要饱和的像素;计算装置,用于将该感兴趣的像素设置为校正像素,并且基于该校正像素的外围像素的第二视频信号的亮度值计算校正量;和校正装置,用于将校正量应用到校正像素的第一视频信号的亮度值,由此校正由于光电荷从外围像素漏入校正像素导致的噪声信号量。
-
公开(公告)号:CN101287064A
公开(公告)日:2008-10-15
申请号:CN200810091775.9
申请日:2008-04-14
Applicant: 索尼株式会社
Inventor: 大池佑辅
CPC classification number: H04N5/3559 , H04N5/335 , H04N5/345 , H04N5/3591 , H04N5/369 , H04N5/3698 , H04N5/3741 , H04N5/3765 , H04N5/378
Abstract: 本发明公开了一种固态成像设备及其驱动方法、信号处理方法和成像装置。该固态成像设备包括像素阵列单元、第一驱动部件、第二驱动部件和第三驱动部件。
-
公开(公告)号:CN101079966A
公开(公告)日:2007-11-28
申请号:CN200710126603.6
申请日:2007-02-09
Applicant: 索尼株式会社
CPC classification number: H04N5/35554 , H04N5/335
Abstract: 一种固态成像设备包括,多个第一像素和多个比第一像素具有更高灵敏度的第二像素的阵列,控制第一像素的第一控制信号线,控制第二像素的第二控制信号线,其中可以相互独立地驱动第一控制信号线和第二控制信号线。
-
公开(公告)号:CN102685400A
公开(公告)日:2012-09-19
申请号:CN201210111709.X
申请日:2008-04-14
Applicant: 索尼株式会社
Inventor: 大池佑辅
CPC classification number: H04N5/3559 , H04N5/335 , H04N5/345 , H04N5/3591 , H04N5/369 , H04N5/3698 , H04N5/3741 , H04N5/3765 , H04N5/378
Abstract: 本发明公开了一种固态成像设备及其驱动方法、信号处理方法和成像装置。该固态成像设备包括像素阵列单元、第一驱动部件、第二驱动部件和第三驱动部件。
-
公开(公告)号:CN101296304B
公开(公告)日:2010-12-08
申请号:CN200810095428.3
申请日:2008-04-23
Applicant: 索尼株式会社
Inventor: 大池佑辅
CPC classification number: H04N5/378 , H04N5/347 , H04N5/357 , H04N5/37457
Abstract: 在此公开了固态成像装置、其信号处理方法和成像设备。所述固态成像装置包括像素阵列单元,通过将单元像素以矩阵形式排列而构成,每一个所述单元像素包括被配置为将光信号转换为信号电荷的光电转换单元、被配置为传送在所述光电转换单元中通过光电转换而获得的信号电荷的传送元件以及被配置为输出由所述传送元件传送的信号电荷的输出部件;驱动部件,被配置为读出在所述光电转换单元中在一个单元的累积时间段期间累计的、通过所述输出部分由所述传送元件至少以两批传送的信号电荷;以及模数转换部件,被配置为使用不同的转换精度对以多批从所述单元像素读出的多个输出信号执行模数转换。
-
公开(公告)号:CN101262564B
公开(公告)日:2010-10-13
申请号:CN200810085286.2
申请日:2008-03-10
Applicant: 索尼株式会社
CPC classification number: H04N5/2351 , H04N5/2355 , H04N5/35581
Abstract: 一种图像处理装置包括以下元件。图像输入单元被配置以接收长期曝光图像和短期曝光图像。图像分析单元被配置以基于在该长期曝光图像和该短期曝光图像中的像素值的分析,来检测其中确定在拍摄时间段期间发生了亮度变化的亮度变化像素。像素值校正单元被配置以校正所检测的亮度变化像素的像素值。在像素值校正单元中,组合图像生成器被配置以选择性地组合该长期曝光图像中的像素值与该短期曝光图像中的像素值,以生成组合图像;中间图像生成器被配置以生成该组合图像的模糊图像;以及输出图像生成器被配置以使用该组合图像和模糊图像的每个中的该对应像素的像素值来确定所检测的亮度变化像素的像素值。
-
公开(公告)号:CN100486306C
公开(公告)日:2009-05-06
申请号:CN200710103590.0
申请日:2007-02-27
Applicant: 索尼株式会社
Inventor: 大池佑辅
IPC: H04N5/335 , H04N3/15 , H01L27/146
CPC classification number: H04N5/372 , G11C7/12 , G11C8/08 , G11C11/4085 , H03K3/356165 , H03K17/04 , H03K19/01 , H04N5/374 , H04N5/378
Abstract: 提供一种半导体设备,其具有可操作来驱动具有延迟的电路的驱动电路,该半导体设备包括:可操作来加速该驱动电路的驱动的辅助驱动电路,其接收驱动电路的驱动信号作为输入信号。
-
-
-
-
-
-
-
-
-