集成电路装置及电子设备

    公开(公告)号:CN1892792A

    公开(公告)日:2007-01-10

    申请号:CN200610090330.X

    申请日:2006-06-29

    Abstract: 本发明提供一种能够实现电路面积缩小化的集成电路装置、电子设备。集成电路装置包括:第一~第N电路块CB1~CBN、沿第四边设置在第一~第N电路块CB1~CBN的D2方向侧的第一接口区域(12)、以及沿第二边设置在第一~第N电路块的D4方向侧的第二接口区域(14)。在邻接的电路块之间,在第I层下层的配线层上形成的局部线LLG作为信号线及电源线两者中的至少一种被配线。在不邻接的电路块间,在第I层及其上层的配线层形成的全局线GLG、GLD作为信号线及电源线两者中的至少一种,沿D1方向配线在介于不邻接的电路块间的电路块上。

    电极驱动装置和电子仪器

    公开(公告)号:CN1212599C

    公开(公告)日:2005-07-27

    申请号:CN02105890.3

    申请日:2002-04-12

    Inventor: 石山久展

    CPC classification number: G02F1/1345 G02F2001/13456

    Abstract: 一种电极驱动装置,具有:第一和第二衬底11、12;在四边形区域20内排列的第一和第二电极图案21、22;第一和第二布线图案31、32;与所述第一布线图案31电连接的第一电子部件40;与所述第二布线图案32电连接的第二电子部件50。所述第一和第二电子部件40、50配置在所述四边形区域20的外侧即所述第一边24的一侧。能减小宽度。

    运算放大电路及驱动电路

    公开(公告)号:CN1191565C

    公开(公告)日:2005-03-02

    申请号:CN02122263.0

    申请日:2002-06-04

    Inventor: 石山久展

    Abstract: 在对置电极VCOM为VC1的期间T1(正极),由含有P型驱动晶体管的P型运算放大器OP1驱动数据线;在VCOM为VC2的期间T2(负极),由含有N型驱动晶体管的N型运算放大器OP2驱动数据线。在VCOM转换时,将运算放大器OP1、OP2的选择电路的输出设定为高阻抗状态。在运算放大器OP1驱动时,使运算放大器OP2电流源的电流断开;在OP2驱动时,使OP1电流源的电流断开。在运算放大器OP1、OP2驱动前的期间,使OP1、OP2的驱动晶体管断开。积极利用对置电极、数据线间的寄生电容,在驱动前使数据线的电压电平变化。

    电源装置和液晶显示装置

    公开(公告)号:CN1105323C

    公开(公告)日:2003-04-09

    申请号:CN97120471.3

    申请日:1994-07-21

    Abstract: 本发明的目的是提供一种电源装置,一个液晶显示装置和一种供电方法,具有低功耗,和高显示质量。第一电压Vx作为一恒定电压由电压调节器中的第一电压发生器产生。第二电压Vy由第二电压发生器产生,并且它的值与第一电压Vx无关,通过加法器将Vx和Vy相加,以产生一个调节好的电压Vreg、一个控制器对Vy在一个包括Vx的调压范围内实现可变化的控制,调好后的电压Vreg由一个分压器进行分压,该分压器装在多值电压发生器内。

    驱动电路及驱动方法
    6.
    发明公开

    公开(公告)号:CN1389843A

    公开(公告)日:2003-01-08

    申请号:CN02122261.4

    申请日:2002-06-04

    Inventor: 石山久展

    CPC classification number: G09G3/3655 G09G3/3614 G09G2330/021

    Abstract: 由扫描线反相驱动来驱动液晶的显示面板。并且,在第M扫描期间与下一个帧的第1扫描期间之间设有虚拟扫描期间,在此虚拟期间中,将VCOM设定为与第M、第1扫描期间的对置电极VCOM的电压电平不同的电压电平,来驱动显示面板。在对置电极VCOM为VC1的期间T1,由具有P型驱动晶体管的P型运算放大器OP1驱动数据线;在VCOM为VC2的期间T2,由具有N型驱动晶体管的N型运算放大器OP2驱动数据线。在期间T1、T2的转换时将数据线设定为高阻抗状态,积极利用对置电极与数据线间的寄生电容,在驱动前预先使数据线的电压电平变化为VDD侧或VSS侧。

    电极驱动装置和电子仪器

    公开(公告)号:CN1381827A

    公开(公告)日:2002-11-27

    申请号:CN02105895.4

    申请日:2002-04-12

    Inventor: 石山久展

    CPC classification number: G02F1/1345 G02F2001/13456

    Abstract: 一种电极驱动装置,具有:在四边形区域20内排列的第一~第三电极图案21~23;第一~第三布线图案31~33;第一~第三端子41~43;把所述第三布线图案33作为边界,在第一布线图案31的一侧配置有第一端子41,在第二布线图案32的一侧配置有第二端子42。在第一端子41和第二端子42之间配置有第三端子43。能在不交叉的前提下配置多条布线。

    集成电路装置及电子设备
    10.
    发明授权

    公开(公告)号:CN100498917C

    公开(公告)日:2009-06-10

    申请号:CN200610090329.7

    申请日:2006-06-29

    Abstract: 本发明提供能够实现电路面积缩小化的集成电路装置及电子设备。集成电路装置包括用于驱动数据线的数据驱动块,数据驱动块包括多个子像素驱动单元,各个子像素驱动单元输出与一个子像素的图像数据对应的数据信号。在将沿着子像素驱动单元长边的方向设为D1方向、将与D1方向正交的方向设为D2方向的时候,在数据驱动块中,沿着D1方向配置多个子像素驱动单元,同时,沿着D2方向配置多个子像素驱动单元。在数据驱动块的D2方向一侧配置有焊盘。而且,排列替换配线区用于排列替换子像素驱动单元的引出线的排列顺序,设置在子像素驱动单元的配置区上。

Patent Agency Ranking