-
公开(公告)号:CN102385840A
公开(公告)日:2012-03-21
申请号:CN201110261736.0
申请日:2011-08-29
Applicant: 精工爱普生株式会社
IPC: G09G3/34
CPC classification number: G09G3/344 , G09G2310/0272 , G09G2310/061 , G09G2370/08
Abstract: 本发明提供一种集成电路装置及电子设备,该集成电路装置通过对在驱动波形的模型中重复哪一个期间的重复期间进行设定的功能、和对所设定的期间重复几次的次数进行设定的功能,来生成可对应于多个面板的驱动波形。
-
公开(公告)号:CN1241094C
公开(公告)日:2006-02-08
申请号:CN03105162.6
申请日:2003-03-03
Applicant: 精工爱普生株式会社
IPC: G06F1/32
CPC classification number: G06F1/08
Abstract: 本发明涉及一种将所需的最小限度的时钟脉冲发送到各部件,以求节电的时钟脉冲控制系统。在将时钟脉冲发送到CPU(4)、总线(5)、外围电路(6)、以及其他电路(7)等的多个部件的时钟脉冲控制系统中,把由时钟脉冲振荡器(1)生成的时钟脉冲发送到分别与各部件(4)、(5)、(6)、和(7)连接的时钟脉冲控制部分(8a)、(8b)、(8c)、和(8d),其中时钟脉冲由该时钟脉冲控制部分(8a)、(8b)、(8c)、和(8d)分别变换为部件(4)、(5)、(6)、和(7)工作中所需的最小限度的时钟脉冲数的时钟脉冲,然后被提供给部件(4)、(5)、(6)、和(7)。
-
公开(公告)号:CN106557019A
公开(公告)日:2017-04-05
申请号:CN201610807803.7
申请日:2016-09-07
Applicant: 精工爱普生株式会社
Inventor: 桥本敬介
IPC: G04G5/00
Abstract: 本申请提供能够在不利用软件来实施复杂的计算并且使消耗电流几乎不增加的条件下生成多个地区的计时信息的计时装置及计时方法以及电子设备。该计时装置具备:通过对原始振荡时钟信号进行分频从而生成分频时钟信号的分频电路;通过与由分频电路生成的分频时钟信号同步地实施计数动作从而生成表示以秒为单位的时刻的计数值的低位计数器;通过根据第一组计数初始值而与低位计数器的计数动作同步地实施计数动作从而分别生成表示以分以上的时间为单位的时刻的第一组计数值的第一组高位计数器;通过根据第二组计数初始值而与低位计数器的计数动作同步地实施计数动作从而分别生成表示以分以上的时间为单位的时刻的第二组计数值的第二组高位计数器。
-
公开(公告)号:CN1442771A
公开(公告)日:2003-09-17
申请号:CN03105162.6
申请日:2003-03-03
Applicant: 精工爱普生株式会社
IPC: G06F1/32
CPC classification number: G06F1/08
Abstract: 本发明涉及一种将所需的最小限度的时钟脉冲发送到各部件,以求节电的时钟脉冲控制系统。在将时钟脉冲发送到CPU(4)、总线(5)、外围电路(6)、以及其他电路(7)等的多个部件的时钟脉冲控制系统中,把由时钟脉冲振荡器(1)生成的时钟脉冲发送到分别与各部件(4)、(5)、(6)、和(7)连接的时钟脉冲控制部分(8a)、(8b)、(8c)、和(8d),其中时钟脉冲由该时钟脉冲控制部分(8a)、(8b)、(8c)、和(8d)分别变换为部件(4)、(5)、(6)、和(7)工作中所需的最小限度的时钟脉冲数的时钟脉冲,然后被提供给部件(4)、(5)、(6)、和(7)。
-
公开(公告)号:CN114968881B
公开(公告)日:2023-12-05
申请号:CN202210167357.3
申请日:2022-02-23
Applicant: 精工爱普生株式会社
Inventor: 桥本敬介
Abstract: 本发明提供电路装置和电子设备,电路装置包含:总线;多个主电路,它们与总线连接并且是总线上的总线主设备;以及多个从电路,它们经由总线而与多个主电路连接并且是总线上的总线从设备。多个主电路被设定了针对总线从设备的访问权限,多个从电路被进行了针对来自总线主设备的读访问或写访问的许可设定,多个主电路的各主电路根据访问权限和许可设定,决定可否访问多个从电路的各从电路。
-
公开(公告)号:CN106557019B
公开(公告)日:2020-05-12
申请号:CN201610807803.7
申请日:2016-09-07
Applicant: 精工爱普生株式会社
Inventor: 桥本敬介
IPC: G04G5/00
Abstract: 本申请提供能够在不利用软件来实施复杂的计算并且使消耗电流几乎不增加的条件下生成多个地区的计时信息的计时装置及计时方法以及电子设备。该计时装置具备:通过对原始振荡时钟信号进行分频从而生成分频时钟信号的分频电路;通过与由分频电路生成的分频时钟信号同步地实施计数动作从而生成表示以秒为单位的时刻的计数值的低位计数器;通过根据第一组计数初始值而与低位计数器的计数动作同步地实施计数动作从而分别生成表示以分以上的时间为单位的时刻的第一组计数值的第一组高位计数器;通过根据第二组计数初始值而与低位计数器的计数动作同步地实施计数动作从而分别生成表示以分以上的时间为单位的时刻的第二组计数值的第二组高位计数器。
-
公开(公告)号:CN102385840B
公开(公告)日:2016-01-13
申请号:CN201110261736.0
申请日:2011-08-29
Applicant: 精工爱普生株式会社
IPC: G09G3/34
CPC classification number: G09G3/344 , G09G2310/0272 , G09G2310/061 , G09G2370/08
Abstract: 本发明提供一种集成电路装置及电子设备,该集成电路装置通过对在驱动波形的模型中重复哪一个期间的重复期间进行设定的功能、和对所设定的期间重复几次的次数进行设定的功能,来生成可对应于多个面板的驱动波形。
-
公开(公告)号:CN113834970B
公开(公告)日:2024-02-09
申请号:CN202110690675.3
申请日:2021-06-22
Applicant: 精工爱普生株式会社
Inventor: 桥本敬介
IPC: G01R23/02
Abstract: 频率计测装置、微控制器和电子设备。能够低成本地扩大频率的计测范围的频率计测装置。频率计测装置具有:计测期间设定电路,其根据基准时钟信号设定计测期间;第1计数器电路,其对所述计测期间中的基于输入信号的期间的所述基准时钟信号的脉冲数进行计数;第2计数器电路,其对所述计测期间中的所述输入信号的脉冲数进行计数;第1频率计算电路,设所述基准时钟信号的频率为fR、所述计测期间中的所述基准时钟信号的脉冲数为nR、所述第2计数器电路的计数值为nIN、所述第1计数器电路的计数值为nE,通过fR×nIN/nR计算第1频率;第2频率计算电路,其通过fR×nIN/nE计算第2频率;频率选择电路,其选择第1频率或第2频率作为所述输入信号的频率。
-
公开(公告)号:CN114968881A
公开(公告)日:2022-08-30
申请号:CN202210167357.3
申请日:2022-02-23
Applicant: 精工爱普生株式会社
Inventor: 桥本敬介
Abstract: 本发明提供电路装置和电子设备,电路装置包含:总线;多个主电路,它们与总线连接并且是总线上的总线主设备;以及多个从电路,它们经由总线而与多个主电路连接并且是总线上的总线从设备。多个主电路被设定了针对总线从设备的访问权限,多个从电路被进行了针对来自总线主设备的读访问或写访问的许可设定,多个主电路的各主电路根据访问权限和许可设定,决定可否访问多个从电路的各从电路。
-
公开(公告)号:CN113834970A
公开(公告)日:2021-12-24
申请号:CN202110690675.3
申请日:2021-06-22
Applicant: 精工爱普生株式会社
Inventor: 桥本敬介
IPC: G01R23/02
Abstract: 频率计测装置、微控制器和电子设备。能够低成本地扩大频率的计测范围的频率计测装置。频率计测装置具有:计测期间设定电路,其根据基准时钟信号设定计测期间;第1计数器电路,其对所述计测期间中的基于输入信号的期间的所述基准时钟信号的脉冲数进行计数;第2计数器电路,其对所述计测期间中的所述输入信号的脉冲数进行计数;第1频率计算电路,设所述基准时钟信号的频率为fR、所述计测期间中的所述基准时钟信号的脉冲数为nR、所述第2计数器电路的计数值为nIN、所述第1计数器电路的计数值为nE,通过fR×nIN/nR计算第1频率;第2频率计算电路,其通过fR×nIN/nE计算第2频率;频率选择电路,其选择第1频率或第2频率作为所述输入信号的频率。
-
-
-
-
-
-
-
-
-