一种多通道高速并行交替采样系统的失配误差校准方法

    公开(公告)号:CN102857225B

    公开(公告)日:2015-06-17

    申请号:CN201210336526.8

    申请日:2012-09-13

    Abstract: 本发明所提供一种多通道高速并行交替采样系统的失配误差校准方法,其特征在于,包括:一、偏置与增益失配误差校准步骤;二、时间失配误差校准步骤:包括时间失配误差估计以及基于时间失配误差估计的校准。本发明可以在线估计及实时校准三种失配误差,是一种盲信号的自适应校准方法。当外界环境改变时,无需调整滤波器系数和重新设计校准模块,可以在线实时估计和校准三种失配误差。本发明新提出的时间失配误差校准方法可以复杂度较现有方法低,可以实时校准并输出有效数据。

    一种多通道高速并行交替ADC采样电路

    公开(公告)号:CN102868406A

    公开(公告)日:2013-01-09

    申请号:CN201210339516.X

    申请日:2012-09-13

    Abstract: 本发明提供一种多通道高速并行交替ADC采样电路,包括模拟差分信号输入模块、时钟产生和分相模块、并行ADC模块、数据传输模块,模拟差分信号输入模块的各数据输出端与并行ADC模块中对应的各数据输入端相连,时钟产生和分相模块的各时钟输出端与并行ADC模块中对应的各时钟输入端相连,并行ADC模块的各数据输出端与数据传输模块相连;分相单元由无源功率分配器组成,无源功率分配器将输入的时钟相位等分后输出。本发明使用无源功率分配器完成对时钟信号的分相,由于不需要电源供电,其受干扰较小,对时钟信号分相精确度高,时钟抖动小。

    一种多通道高速并行交替采样系统的失配误差校准方法

    公开(公告)号:CN102857225A

    公开(公告)日:2013-01-02

    申请号:CN201210336526.8

    申请日:2012-09-13

    Abstract: 本发明提供一种多通道高速并行交替采样系统的失配误差校准方法,其特征在于,包括:一、偏置与增益失配误差校准步骤;二、时间失配误差校准步骤:包括时间失配误差估计以及基于时间失配误差估计的校准。本发明可以在线估计及实时校准三种失配误差,是一种盲信号的自适应校准方法。当外界环境改变时,无需调整滤波器系数和重新设计校准模块,可以在线实时估计和校准三种失配误差。本发明新提出的时间失配误差校准方法可以复杂度较现有方法低,可以实时校准并输出有效数据。

Patent Agency Ranking