计算机系统
    1.
    发明授权

    公开(公告)号:CN102360311B

    公开(公告)日:2015-09-23

    申请号:CN201110120268.5

    申请日:2011-05-09

    CPC classification number: G06F13/24 G06F11/1641 G06F2201/845

    Abstract: 本发明提供一种计算机系统,具有至少2个CPUA(2)、CPUB(6)、进行对CPUA(2)、CPUB(6)的中断的可编程的中断控制器(11)和比较CPUA(2)、CPUB(6)的输出的比较器(14),其中,该计算机系统能够切换性能模式和安全模式来进行工作,上述性能模式是CPU分别执行不同的处理而提高性能的模式,上述安全模式是通过CPU执行相同处理并用比较器对照结果来检测故障的模式,能够按中断主要原因来设定1个或多个要中断的CPU,能够按中断主要原因来设定是以性能模式执行还是以安全模式执行的模式。在能切换性能模式和安全模式的双核微机中,在从性能模式向安全模式切换时能缩短CPU的待机时间。

    计算机系统
    2.
    发明公开

    公开(公告)号:CN102360311A

    公开(公告)日:2012-02-22

    申请号:CN201110120268.5

    申请日:2011-05-09

    CPC classification number: G06F13/24 G06F11/1641 G06F2201/845

    Abstract: 本发明提供一种计算机系统,具有至少2个CPUA(2)、CPUB(6)、进行对CPUA(2)、CPUB(6)的中断的可编程的中断控制器(11)和比较CPUA(2)、CPUB(6)的输出的比较器(14),其中,该计算机系统能够切换性能模式和安全模式来进行工作,上述性能模式是CPU分别执行不同的处理而提高性能的模式,上述安全模式是通过CPU执行相同处理并用比较器对照结果来检测故障的模式,能够按中断主要原因来设定1个或多个要中断的CPU,能够按中断主要原因来设定是以性能模式执行还是以安全模式执行的模式。在能切换性能模式和安全模式的双核微机中,在从性能模式向安全模式切换时能缩短CPU的待机时间。

    半导体集成电路设备
    3.
    发明公开

    公开(公告)号:CN104346251A

    公开(公告)日:2015-02-11

    申请号:CN201410389936.8

    申请日:2014-08-08

    CPC classification number: G06F11/1497

    Abstract: 提供了一种具有故障检测功能的微控制器,其中在没有使程序复杂化的情况下实现了通过程序的双工处理。外围电路设置有寄存器并且基于命令执行处理。通过访问寄存器的同一程序,中央处理单元两次执行处理。双工访问控制电路被配置有外围总线访问单元、缓冲器和比较器单元。在第一程序执行中,外围总线访问单元控制由中央处理单元对寄存器的访问。在第一程序执行中,缓冲器将访问信息存储到寄存器。比较器单元将第二程序执行中的访问信息与存储在访问信息存储单元中的访问信息进行比较。在不一致的情况下,错误信号被输出到中央处理单元。

Patent Agency Ranking