-
公开(公告)号:CN104281217B
公开(公告)日:2019-11-05
申请号:CN201410330526.6
申请日:2014-07-11
Applicant: 瑞萨电子株式会社
IPC: G06F1/16
Abstract: 本发明涉及微型计算机。本发明公开了一种对于中断控制系统的异常进行检测的技术,尤其涉及一种无需将所有电路进行二元化、无需花费时间制作内建自测试的测试模式,且不会大幅增加功耗的情况下便可检测出中断控制系统的异常的技术。在从中断控制器到中央处理器的中断信号系统中使用定时器等定期产生测试中断请求,并通过中断处理例程对中断控制器内的中断请求标记的状态进行确认,如果检测到同一中断请求标记连续2次或2次以上处于设置状态时,便可认定该中断信号系统存在故障的可能性很高,所以可判断其存在异常。
-
公开(公告)号:CN101064520B
公开(公告)日:2012-07-04
申请号:CN200710101109.4
申请日:2007-04-26
Applicant: 瑞萨电子株式会社
CPC classification number: H04N21/4305
Abstract: 本发明提供一种不使用可变频的晶体振荡器(VCXO)就可实现基站与接收装置间的时间信息和基准时钟的同步的数字广播接收装置等。晶体振子(22)振荡出规定的固定频率的时钟。可变数字分频电路(24)可根据分频比对固定频率进行数字分频,并可变更分频比.系统中译码器(5)检测来自基站的基准时间信息。基准计数器(18)生成接收装置(20)的时间信息.相位比较器(13)检测出基准时间信息与时间信息的差分。分频比控制电路(25)根据上述差分来控制上述分频比的变更。另外,基准计数器(18)根据具有由可变数字分频电路(24)进行了分频的频率的时钟,进行时间信息的生成,并使时间信息反馈给相位比较器(13)。
-
公开(公告)号:CN104281217A
公开(公告)日:2015-01-14
申请号:CN201410330526.6
申请日:2014-07-11
Applicant: 瑞萨电子株式会社
IPC: G06F1/16
Abstract: 本发明涉及微型计算机。本发明公开了一种对于中断控制系统的异常进行检测的技术,尤其涉及一种无需将所有电路进行二元化、无需花费时间制作内建自测试的测试模式,且不会大幅增加功耗的情况下便可检测出中断控制系统的异常的技术。在从中断控制器到中央处理器的中断信号系统中使用定时器等定期产生测试中断请求,并通过中断处理例程对中断控制器内的中断请求标记的状态进行确认,如果检测到同一中断请求标记连续2次或2次以上处于设置状态时,便可认定该中断信号系统存在故障的可能性很高,所以可判断其存在异常。
-
-