-
公开(公告)号:CN202939610U
公开(公告)日:2013-05-15
申请号:CN201220260881.7
申请日:2012-06-04
Applicant: 珠海欧比特控制工程股份有限公司 , 哈尔滨工业大学
IPC: G06F21/72
Abstract: 本实用新型涉及处理器系统及嵌入式计算机系统,其中,一种处理器系统,包括一控制器及与该控制器连接的一TPM芯片、多个处理器、多个与处理器一一对应的缓存器;TPM芯片存有密钥、加密算法和解密算法;缓存器用于缓存关联于与其对应的处理器的数据,其中包括需要加密、解密的数据;控制器控制和协调TPM芯片、处理器、缓存器的工作。本处理器系统能独立进行加解密,运用于嵌入式计算机系统时,能提高嵌入式计算机系统的信息安全性能。
-
公开(公告)号:CN101299767A
公开(公告)日:2008-11-05
申请号:CN200810027927.9
申请日:2008-05-07
Applicant: 珠海欧比特控制工程股份有限公司
Abstract: 本发明涉及一种流量计算系统和流量计算方法。流量计算系统,包括模数转换装置,其为流量计算系统和被测量之间的数据采集接口;流量计算装置,其包括处理器;程序存储器;以及,与所述模数转换装置进行数据通讯的通信接口;所述程序存储器内有流量计算模块,所述流量计算模块进一步包括:硬件驱动模块、本机数据采集模块、数据处理及运算模块、系统流程控制模块、和数据存储模块。本发明流量计算系统具有如下功能:读取一次测量设备送过来的流量、压力、温度等测量信号;对获取的一次测量信号进行模数(A/D)转换,并进行数据显示、数据存储;对一次测量设备的不同输出信号,可通过硬件和软件进行配置,使其满足测量的需要;有很灵活的系统可扩展性。
-
公开(公告)号:CN104735919B
公开(公告)日:2019-01-25
申请号:CN201510039619.8
申请日:2015-01-26
Applicant: 珠海欧比特控制工程股份有限公司
Abstract: 本发明实施例提供一种信号处理模块的制作方法包括:选择各功能裸芯片和电子元器件,所述各功能裸芯片包括构成信号处理模块电路中的各功能裸芯片;制作高硬度PCB基板;将所述各功能裸芯片和电子元器件邦定在所述高硬度PCB基板上,形成PCB电路;集成一引线框架连接在所述PCB电路上并进行灌封形成信号处理模块。相应的还提供一种利用此方法制作出的信号处理模块,该信号处理模块占用空间区域小,稳定性高。
-
公开(公告)号:CN104766826A
公开(公告)日:2015-07-08
申请号:CN201510035592.5
申请日:2015-01-23
Applicant: 珠海欧比特控制工程股份有限公司
IPC: H01L21/8247 , H01L27/115
CPC classification number: H01L27/115
Abstract: 本发明实施例提供一种用于飞参记录仪的存储器组件的加工方法,包括如下步骤:制作两个立体封装的第一存储芯片和第二存储芯片;制作一刚柔结合PCB板,所述刚柔结合PCB板依次由包括第一刚性PCB区域、第一柔性PCB区域、第二刚性PCB区域、第二柔性PCB区域和第三刚性PCB区域连接组成;将所述第一存储芯片焊接到所述第一刚性PCB区域,所述第二存储芯片焊接到所述第二刚性PCB区域,将矩形连接器焊接到所述第三刚性PCB区域。相应的提供一种采用上述方法加工的存储器组件。加工出的存储器组件提高了内部存储芯片的抗冲击能力。
-
公开(公告)号:CN101349895A
公开(公告)日:2009-01-21
申请号:CN200810030272.0
申请日:2008-08-19
Applicant: 珠海欧比特控制工程股份有限公司
IPC: G05B19/02
CPC classification number: Y02P90/265
Abstract: 本发明涉及一种嵌入式智能控制平台。嵌入式智能控制平台包括电源模块、主控模块、人机交互模块和总线扩展模块,主控模块、人机交互模块通过总线扩展模块连接在一起,相互传递控制信息;主控模块是所述嵌入式智能控制平台的控制核心;人机交互模块主要包括显示器和键盘;电源模块给嵌入式智能控制平台各部分提供工作电源;总线扩展模块是嵌入式智能控制平台各模块之间各类信息相互传递的通道;除了连接上述几个模块外,总线扩展模块还可以连接多个担负特定任务的扩展功能模块。上述嵌入式智能控制平台可直接应用于实时控制系统中,也可供系统设计者或设备集成商进行二次开发,从而形成满足不同需求、不同应用场合的高可靠、高性能、小型化终端产品。
-
公开(公告)号:CN104735919A
公开(公告)日:2015-06-24
申请号:CN201510039619.8
申请日:2015-01-26
Applicant: 珠海欧比特控制工程股份有限公司
Abstract: 本发明实施例提供一种信号处理模块的制作方法包括:选择各功能裸芯片和电子元器件,所述各功能裸芯片包括构成信号处理模块电路中的各功能裸芯片;制作高硬度PCB基板;将所述各功能裸芯片和电子元器件邦定在所述高硬度PCB基板上,形成PCB电路;集成一引线框架连接在所述PCB电路上并进行灌封形成信号处理模块。相应的还提供一种利用此方法制作出的信号处理模块,该信号处理模块占用空间区域小,稳定性高。
-
公开(公告)号:CN203644770U
公开(公告)日:2014-06-11
申请号:CN201320682924.5
申请日:2013-10-30
Applicant: 珠海欧比特控制工程股份有限公司
IPC: H01L25/065 , H01L23/31 , H01L23/495
CPC classification number: H01L2924/0002 , H01L2924/00
Abstract: 本实用新型涉及容量为8G×8bit的立体封装NAND?FLASH存储器,其特征在于,包括两个4G×8bit的NAND?FLASH复合芯片,从下至上进行堆叠的一个引线框架层和两个芯片层;引线框架层上设有用于对外连接的引脚,两个NAND?FLASH复合芯片分别一一对应地设于两个芯片层上;所述堆叠的一个引线框架层和两个芯片层经灌封、切割后在周边上露出电气连接引脚,并在外表面设有镀金连接线;镀金连接线将所述一个引线框架层和两个芯片层上露出的电气连接引脚进行对应连接,引线框架层的引脚作为对外接入信号与对外输出信号的物理连接物。本实用新型能相对降低占用印刷电路板的平面空间。
-
公开(公告)号:CN203644768U
公开(公告)日:2014-06-11
申请号:CN201320682910.3
申请日:2013-10-30
Applicant: 珠海欧比特控制工程股份有限公司
IPC: H01L25/065 , H01L23/495
CPC classification number: H01L2924/0002 , H01L2924/00
Abstract: 本实用新型涉及一种容量为8G×8bit的立体封装NAND?FLASH存储器,其特征在于,包括八个1G×8bit的NAND?FLASH芯片,从下至上进行堆叠的一个引线框架层和八个芯片层;引线框架层上设有用于对外连接的引脚,八个NAND?FLASH芯片分别一一对应地设于八个芯片层上;所述堆叠的一个引线框架层和八个芯片层经灌封、切割后在周边上露出电气连接引脚,并在外表面设有镀金连接线;镀金连接线将所述一个引线框架层和八个芯片层上露出的电气连接引脚进行对应连接,引线框架层的引脚作为对外接入信号与对外输出信号的物理连接物。本实用新型能相对降低占用印刷电路板的平面空间。
-
公开(公告)号:CN203406280U
公开(公告)日:2014-01-22
申请号:CN201320385609.6
申请日:2013-06-30
Applicant: 珠海欧比特控制工程股份有限公司
IPC: H01L25/065 , H01L21/60 , H01L23/495 , H01L23/31 , H05K1/18
Abstract: 本实用新型涉及一种容量为512M×8bit的立体封装SDRAM存储器,包括四个容量为128M×8bit的SDRAM芯片,还包括从下至上进行堆叠的一个引线框架层和四个芯片层,引线框架层上设有用于对外连接的引脚,每个芯片层上置放一个所述SDRAM芯片;所述堆叠的一个引线框架层和四个芯片层经灌封、切割后在周边上露出电气连接引脚,并在外表面设有镀金连接线;镀金连接线将所述一个引线框架层和四个芯片层上露出的电气连接引脚进行相应连接,引线框架层的引脚作为对外接入信号与对外输出信号的物理连接物。本实用新型能相对降低占用印刷电路板的平面空间。
-
公开(公告)号:CN203300643U
公开(公告)日:2013-11-20
申请号:CN201320230780.X
申请日:2013-04-30
Applicant: 珠海欧比特控制工程股份有限公司
IPC: H01L25/065 , H01L23/31 , H05K1/18
Abstract: 本实用新型涉及一种立体封装SDRAM存储器,包括多个SDRAM芯片,还包括从下至上进行堆叠的多个印刷电路板,所述多个印刷电路板包括一引脚印刷电路板及位于所述引脚印刷电路板上方的至少两块置放印刷电路板,引脚印刷电路板上设有用于对外连接的引脚,多个SDRAM芯片设于置放印刷电路板上但不全设于同一置放印刷电路板上;多个印刷电路板经灌封、切割后在周边上露出印刷电路线,并在外表面设有镀金连接线;镀金连接线将所述多个印刷电路板上露出的印刷电路线进行关联连接以形成:多个SDRAM芯片并联连接,引脚作为立体封装SDRAM存储器的对外接入信号与对外输出信号的物理连接物。本实用新型能相对降低占用印刷电路板的平面空间。
-
-
-
-
-
-
-
-
-