一种ADC内比较器延时校正电路、方法及ADC

    公开(公告)号:CN106357268B

    公开(公告)日:2019-08-23

    申请号:CN201610871262.4

    申请日:2016-09-29

    Abstract: 本申请提供的ADC内比较器延时校正电路,在数据寄存器内设置与锁存器相连的逻辑电路,逻辑电路在当前ADC时钟周期初始的预设时长内,控制锁存器输出预设电平信号;在预设时长之后,锁存器的输出取决于比较器输出。这样,在每个ADC时钟周期的初始阶段都能使相应位的锁存器强制输出与输入信号相同的电平信号,即,保证相应位的锁存器输出为假设的预设电平信号而不受上一时钟周期的比较器输出延时的影响,也即,ADC的下一位转换不受上一位比较结果输出延时的影响,从而保证ADC正常工作。

    一种ADC内比较器延时校正电路、方法及ADC

    公开(公告)号:CN106357268A

    公开(公告)日:2017-01-25

    申请号:CN201610871262.4

    申请日:2016-09-29

    Abstract: 本申请提供的ADC内比较器延时校正电路,在数据寄存器内设置与锁存器相连的逻辑电路,逻辑电路在当前ADC时钟周期初始的预设时长内,控制锁存器输出预设电平信号;在预设时长之后,锁存器的输出取决于比较器输出。这样,在每个ADC时钟周期的初始阶段都能使相应位的锁存器强制输出与输入信号相同的电平信号,即,保证相应位的锁存器输出为假设的预设电平信号而不受上一时钟周期的比较器输出延时的影响,也即,ADC的下一位转换不受上一位比较结果输出延时的影响,从而保证ADC正常工作。

    一种CMOS基准电压源电路和集成电路装置

    公开(公告)号:CN105487592A

    公开(公告)日:2016-04-13

    申请号:CN201610040058.8

    申请日:2016-01-21

    Inventor: 杨文解

    CPC classification number: G05F3/262

    Abstract: 本发明公开了一种CMOS基准电压源电路和集成电路装置,该电路包括:直流电源,分别连接于启动电路、启动电流获取电路和基准电压产生电路;启动电路、启动电流获取电路和基准电压产生电路依次连接、且电源抑制比逐级增大;启动电路,被配置为当直流电源接通时正常启动,并对产生的电流进行一次整流处理,得到启动电流;启动电流获取电路,被配置为获取启动电流并进行二次整流处理,得到基准电流;基准电压产生电路,被配置为获取基准电流并进行三次整流处理后,获取所需基准电压。本发明的方案,可以克服现有技术中功能少、抗干扰性差和适用范围小等缺陷,实现功能多、抗干扰能力强和适用范围大的有益效果。

    低温漂基准电压电路
    4.
    发明授权

    公开(公告)号:CN106774594B

    公开(公告)日:2018-02-16

    申请号:CN201710083188.4

    申请日:2017-02-16

    Abstract: 本发明提供一种低温漂基准电压电路,该电路包括第一电压单元,第二电压单元和K倍放大单元;第一电压单元,用于产生第一电压,其第一端接地;K倍放大单元,用于将第一电压放大K倍,其第一端与第一电压单元的第二端连接,第二端与第二电压单元的第一端连接,其中,K为大于零的常数;第二电压单元,用于产生第二电压,其第一端接入电流源电路,第二端与第一电压单元的第三端连接后作为基准电压的输出端。其使输出的基准电压与温度相关性极低,且其电路结构设计简单,所需的器件类型极少,极大地减小了设计难度和风险,具有非常高的实用性和通用性。

    一种CMOS基准电压源电路和集成电路装置

    公开(公告)号:CN105487592B

    公开(公告)日:2017-10-10

    申请号:CN201610040058.8

    申请日:2016-01-21

    Inventor: 杨文解

    Abstract: 本发明公开了一种CMOS基准电压源电路和集成电路装置,该电路包括:直流电源,分别连接于启动电路、启动电流获取电路和基准电压产生电路;启动电路、启动电流获取电路和基准电压产生电路依次连接、且电源抑制比逐级增大;启动电路,被配置为当直流电源接通时正常启动,并对产生的电流进行一次整流处理,得到启动电流;启动电流获取电路,被配置为获取启动电流并进行二次整流处理,得到基准电流;基准电压产生电路,被配置为获取基准电流并进行三次整流处理后,获取所需基准电压。本发明的方案,可以克服现有技术中功能少、抗干扰性差和适用范围小等缺陷,实现功能多、抗干扰能力强和适用范围大的有益效果。

    低温漂基准电压电路
    6.
    发明公开

    公开(公告)号:CN106774594A

    公开(公告)日:2017-05-31

    申请号:CN201710083188.4

    申请日:2017-02-16

    CPC classification number: G05F1/567

    Abstract: 本发明提供一种低温漂基准电压电路,该电路包括第一电压单元,第二电压单元和K倍放大单元;第一电压单元,用于产生第一电压,其第一端接地;K倍放大单元,用于将第一电压放大K倍,其第一端与第一电压单元的第二端连接,第二端与第二电压单元的第一端连接,其中,K为大于零的常数;第二电压单元,用于产生第二电压,其第一端接入电流源电路,第二端与第一电压单元的第三端连接后作为基准电压的输出端。其使输出的基准电压与温度相关性极低,且其电路结构设计简单,所需的器件类型极少,极大地减小了设计难度和风险,具有非常高的实用性和通用性。

    低温漂基准电压电路
    7.
    实用新型

    公开(公告)号:CN206479868U

    公开(公告)日:2017-09-08

    申请号:CN201720143413.4

    申请日:2017-02-16

    Abstract: 本实用新型提供一种低温漂基准电压电路,该电路包括第一电压单元,第二电压单元和K倍放大单元;第一电压单元,用于产生第一电压,其第一端接地;K倍放大单元,用于将第一电压放大K倍,其第一端与第一电压单元的第二端连接,第二端与第二电压单元的第一端连接,其中,K为大于零的常数;第二电压单元,用于产生第二电压,其第一端接入电流源电路,第二端与第一电压单元的第三端连接后作为基准电压的输出端。其使输出的基准电压与温度相关性极低,且其电路结构设计简单,所需的器件类型极少,极大地减小了设计难度和风险,具有非常高的实用性和通用性。

    一种CMOS基准电压源电路和集成电路装置

    公开(公告)号:CN205318273U

    公开(公告)日:2016-06-15

    申请号:CN201620058751.3

    申请日:2016-01-21

    Inventor: 杨文解

    Abstract: 本实用新型公开了一种CMOS基准电压源电路和集成电路装置,该电路包括:直流电源,分别连接于启动电路、启动电流获取电路和基准电压产生电路;启动电路、启动电流获取电路和基准电压产生电路依次连接、且电源抑制比逐级增大;启动电路,被配置为当直流电源接通时正常启动,并对产生的电流进行一次整流处理,得到启动电流;启动电流获取电路,被配置为获取启动电流并进行二次整流处理,得到基准电流;基准电压产生电路,被配置为获取基准电流并进行三次整流处理后,获取所需基准电压。本实用新型的方案,可以克服现有技术中功能少、抗干扰性差和适用范围小等缺陷,实现功能多、抗干扰能力强和适用范围大的有益效果。

Patent Agency Ranking