-
公开(公告)号:CN112073058B
公开(公告)日:2022-08-12
申请号:CN202010856429.6
申请日:2020-08-24
Applicant: 烽火通信科技股份有限公司
IPC: H03L7/08
Abstract: 本发明公开了一种基于FPGA的时钟数据恢复电路和方法,时钟数据恢复电路包括:依次连接的延时模块、采样模块、判别模块和时钟调整模块;延时模块接收待恢复的数据信号,用于对待恢复的数据信号进行延迟,得到两路经过延迟的数据信号;采样模块用于分别对两路经过延迟的数据信号进行采样,得到两路采样数据,将两路采样数据进行交替间插拼接,得到一组目标采样数据,判别模块用于获取本组目标采样数据的跳变沿位置与上一组目标采样数据的跳变沿位置的变化情况,根据跳变沿位置的变化情况确定时钟调整标志;时钟调整模块用于根据时钟调整标志调整下一个时钟周期,生成恢复时钟信号。在本发明中,在保证时钟恢复精度的情况,节约了全局时钟资源。
-
公开(公告)号:CN112073058A
公开(公告)日:2020-12-11
申请号:CN202010856429.6
申请日:2020-08-24
Applicant: 烽火通信科技股份有限公司
IPC: H03L7/08
Abstract: 本发明公开了一种基于FPGA的时钟数据恢复电路和方法,时钟数据恢复电路包括:依次连接的延时模块、采样模块、判别模块和时钟调整模块;延时模块接收待恢复的数据信号,用于对待恢复的数据信号进行延迟,得到两路经过延迟的数据信号;采样模块用于分别对两路经过延迟的数据信号进行采样,得到两路采样数据,将两路采样数据进行交替间插拼接,得到一组目标采样数据,判别模块用于获取本组目标采样数据的跳变沿位置与上一组目标采样数据的跳变沿位置的变化情况,根据跳变沿位置的变化情况确定时钟调整标志;时钟调整模块用于根据时钟调整标志调整下一个时钟周期,生成恢复时钟信号。在本发明中,在保证时钟恢复精度的情况,节约了全局时钟资源。
-