-
公开(公告)号:CN114297736A
公开(公告)日:2022-04-08
申请号:CN202111680103.3
申请日:2021-12-30
Applicant: 湖南大学 , 北京航空航天大学杭州创新研究院
IPC: G06F21/73
Abstract: 本发明提出一种基于模糊反馈移位寄存器的物理不可克隆函数电路,所述基于模糊反馈移位寄存器的物理不可克隆函数电路包括激励处理模块、移位寄存器模块、熵源模块、与门处理模块、异或处理模块以及非线性模糊模块。本发明提出的基于模糊反馈移位寄存器的物理不可克隆函数电路,实现了对机器学习建模攻击的抵抗,并生成了高安全的密钥,满足了实际应用需求。
-
公开(公告)号:CN117436141A
公开(公告)日:2024-01-23
申请号:CN202311423679.0
申请日:2023-10-30
Applicant: 湖南大学
Abstract: 本发明公开了一种PUF和TRNG一体化输出方法、电路及FPGA,将多个激励数据输入至仲裁器PUF进行激励,获得激励‑响应数据;进行筛选获得第一激励数据集;配置仲裁器PUF;分别对62级PUF和32级PUF进行PUF建模,然后进行延迟差挑选,通过第二激励数据集配置仲裁器PUF;最后通过仲裁器PUF进行异或处理得到TRNG值,通过仲裁器PUF得到64级输出的PUF值。本发明实现了PUF和TRNG的真正一体化,减少了面积和资源的开销,结构简单,并且可以实现PUF和TRNG的同时输出,此外通用性好,适用于所有延迟类的PUF。
-