-
公开(公告)号:CN103001628A
公开(公告)日:2013-03-27
申请号:CN201210501963.0
申请日:2012-11-30
Applicant: 清华大学深圳研究生院
Abstract: 一种高速串行接口的多相时钟产生电路中采用的鉴相和启动电路,包括具有三个输入端和两个输出端的鉴相器和连接于鉴相器输入端的启动电路,该启动电路包含一与门、第一~三D触发器、第一~三CML2CMOS电路及第一~三缓冲器。本发明电路在多相时钟产生电路开始工作时控制进入鉴相器的时钟信号的起始状态,从而能够有效地防止多相时钟电路发生错误锁定和谐波锁定,鉴相器采用电流模逻辑技术,工作频率高,引入的失配抖动非常小。
-
公开(公告)号:CN103023321B
公开(公告)日:2014-12-10
申请号:CN201210500397.1
申请日:2012-11-30
Applicant: 清华大学深圳研究生院
IPC: H02M3/155
Abstract: 一种采用数字滑模变结构控制的Buck型开关电源转换器,包括:Buck型转换模块,具有控制端、电压Vout输出端和反馈电压Vfed输出端;及,数字滑模变结构控制器,其第一输入端REF接一参考电压,第二输入端FED、输出端OUT分别连接所述转换模块的反馈电压Vfed输出端和控制端。该控制器将所述参考电压和所述转换模块提供的反馈电压分别转换成参考时钟信号和反馈时钟信号,根据该两个电压信号、两个时钟信号分析测定所述转换模块的运行状态信号,进而采用数字滑模变结构控制方法来实现所述Buck转换模块输出电压的稳定。本Buck型开关电源监测管理能力强,转换效率高,具有负载瞬态响应迅速以及鲁棒性好的优点。
-
公开(公告)号:CN103001628B
公开(公告)日:2015-07-01
申请号:CN201210501963.0
申请日:2012-11-30
Applicant: 清华大学深圳研究生院
Abstract: 一种高速串行接口的多相时钟产生电路中采用的鉴相和启动电路,包括具有三个输入端和两个输出端的鉴相器和连接于鉴相器输入端的启动电路,该启动电路包含一与门、第一~三D触发器、第一~三CML2CMOS电路及第一~三缓冲器。本发明电路在多相时钟产生电路开始工作时控制进入鉴相器的时钟信号的起始状态,从而能够有效地防止多相时钟电路发生错误锁定和谐波锁定,鉴相器采用电流模逻辑技术,工作频率高,引入的失配抖动非常小。
-
公开(公告)号:CN102780663B
公开(公告)日:2015-02-25
申请号:CN201210237818.6
申请日:2012-07-09
Applicant: 清华大学深圳研究生院
IPC: H04L25/03
Abstract: 一种应用于高速串行接口的连续时间均衡电路,包括耦合到地的可编程匹配电阻模块,连续时间均衡放大器电路和失调校准模块,外部数据信号通过直流耦合或交流耦合连接可编程匹配电阻模块,产生本地接收到的信号INN和INP,该信号通过连续时间均衡放大器进行数据均衡,同时完成直流电平转换,将参考到地的未均衡数据信号INN和INP转化为参考到电源的均衡数据信号OUTN和OUTP,同时通过失调校准模块测量系统失调,调节失调校准模块的输出Ioffsetn和Ioffsetp,完成失调去除,本发明利用连续时间均衡放大器同时对数据进行了电平转化,失调校准,均衡放大三项功能,降低了数据传输的误码率,减小了集成电路的功耗和面积。
-
公开(公告)号:CN103023321A
公开(公告)日:2013-04-03
申请号:CN201210500397.1
申请日:2012-11-30
Applicant: 清华大学深圳研究生院
IPC: H02M3/155
Abstract: 一种采用数字滑模变结构控制的Buck型开关电源转换器,包括:Buck型转换模块,具有控制端、电压Vout输出端和反馈电压Vfed输出端;及,数字滑模变结构控制器,其第一输入端REF接一参考电压,第二输入端FED、输出端OUT分别连接所述转换模块的反馈电压Vfed输出端和控制端。该控制器将所述参考电压和所述转换模块提供的反馈电压分别转换成参考时钟信号和反馈时钟信号,根据该两个电压信号、两个时钟信号分析测定所述转换模块的运行状态信号,进而采用数字滑模变结构控制方法来实现所述Buck转换模块输出电压的稳定。本Buck型开关电源监测管理能力强,转换效率高,具有负载瞬态响应迅速以及鲁棒性好的优点。
-
-
-
-