-
公开(公告)号:CN103633945B
公开(公告)日:2016-08-17
申请号:CN201310629540.1
申请日:2013-11-29
Applicant: 清华大学 , 清华大学深圳研究生院
Abstract: 本发明公开了一种源同步高速串行接口时钟通路前端放大电路,包括:低通滤波器模块,用于从高速输出CP/CN提取用于表征占空比的低频分量;放大器模块,用于实现低频分量的放大和共模电平的调整;交流耦合模块,用于实现共模电平的移位和第一级级放大器输入翻转点的调整;级放大电路,用于实现小信号的放大。本发明提出了一种带占空比校准的前端放大电路。采用pi阻抗匹配实现共模阻抗和差模阻抗的分别匹配降低反射,采用两级ESD保护降低寄生效应,中低合适的处理可以降低链路的抖动预算。
-
公开(公告)号:CN102684684B
公开(公告)日:2015-01-21
申请号:CN201210130284.7
申请日:2012-04-27
Applicant: 清华大学深圳研究生院
IPC: H03L7/00
Abstract: 本发明公开了电路设计和数据传输技术领域中的一种多通道前向时钟高速串行接口的正交时钟产生电路。包括延迟线电路、第一相位平均电路、第二相位平均电路、第一缓冲器和第二缓冲器;延迟线电路用于产生等相位差的第一相时钟、第二相时钟、第三相时钟和第四相时钟;第一相位平均电路用于输入同相的第二相时钟和同相的第三相时钟,其输出时钟的相位为第二和第三相时钟的相位的均值;第二相位平均电路用于输入反相的第一相时钟和同相的第四相时钟,其输出时钟的相位为第一相时钟反相相位和第四相时钟的相位的均值;第一和第二缓冲器分别用于输入第一和第二相位平均电路的输出时钟,并经过满摆幅放大后输出。本发明提供的电路功耗低且占用面积小。
-
公开(公告)号:CN102931982A
公开(公告)日:2013-02-13
申请号:CN201210478209.X
申请日:2012-11-22
Applicant: 清华大学深圳研究生院
IPC: H03L7/085
Abstract: 本发明公开了电路设计和数据传输技术领域中的一种高速串行接口接收端的时钟数据恢复电路中的时钟相位判断电路,包括第一鉴相器、第二鉴相器、第三鉴相器、第四鉴相器、第一投票单元、第二投票单元和第三投票单元。本发明先将两路高速信号解复用(Demux)成四路相对低速的信号,输入时钟相位判断电路。然后时钟相位判断电路中的鉴相器分别对这四路信号处理,判断出相应的early/late信息。最后时钟相位判断电路中的投票单元将这四组early/late信息进行投票,得出综合的early/late信息。时钟相位判断电路输出early信号表示采样时钟需要前移,输出late信号表示采样时钟需要后移,输出hold信号表示采样时钟不变。本发明提供的时钟相位判断电路不但使时钟数据恢复环路的带宽减小了一半,并且使数字模块速度降低了一半,设计简单、功耗低且占用面积小。
-
公开(公告)号:CN104807561B
公开(公告)日:2017-11-28
申请号:CN201510213973.8
申请日:2015-04-29
Applicant: 清华大学深圳研究生院
IPC: G01K15/00
Abstract: 本发明公开了一种电阻型温度传感芯片的校准电路及校准方法,所述电阻型温度传感芯片包括芯片电路,使得所述电阻型温度传感芯片在每一温度下的输出与所述电阻型温度传感芯片中的感测电阻的电阻值成线性关系;所述校准电路包括比较单元、控制信号产生单元、调节单元;所述比较单元用于接收所述电阻型温度传感芯片在温度T下的输出以及目标参考值,将两者进行比较,输出比较结果;所述控制信号产生单元用于根据所述比较单元输出的比较结果产生控制信号;所述调节单元用于根据所述控制信号调节电阻型温度传感芯片的输出。本发明的校准电路及方法,实现了对芯片内部电路的实际校准,将芯片输出校准在一定范围内,降低了对后续处理芯片的设计要求。
-
公开(公告)号:CN103281080B
公开(公告)日:2017-03-15
申请号:CN201310146910.6
申请日:2013-04-25
Applicant: 清华大学 , 清华大学深圳研究生院
Abstract: 本发明公开了一种流水线结构模数转换器的前端电路及其时序控制方法,以省略采样保持放大器,改善功耗和噪声指标并降低转换延迟。前端电路用于实现M1+M2位的模数转换以及获取第二模拟余差信号,其中第二模拟余差信号供流水线结构模数转换器中的该前端电路的下一转换级进行采样,前端电路包括:第一转换级和第二转换级;第一转换级,直接对输入信号进行采样,完成M1位的模数转换,并获取第一模拟余差信号;第二转换级接收第一模拟余差信号、对第一模拟余差信号进行采样,完成M2位模数转换,获取第二模拟余差信号。
-
公开(公告)号:CN102931982B
公开(公告)日:2015-10-14
申请号:CN201210478209.X
申请日:2012-11-22
Applicant: 清华大学深圳研究生院
Abstract: 本发明公开了电路设计和数据传输技术领域中的一种高速串行接口接收端的时钟数据恢复电路中的时钟相位判断电路,包括第一鉴相器、第二鉴相器、第三鉴相器、第四鉴相器、第一投票单元、第二投票单元和第三投票单元。本发明先将两路高速信号解复用(Demux)成四路相对低速的信号,输入时钟相位判断电路。然后时钟相位判断电路中的鉴相器分别对这四路信号处理,判断出相应的early/late信息。最后时钟相位判断电路中的投票单元将这四组early/late信息进行投票,得出综合的early/late信息。时钟相位判断电路输出early信号表示采样时钟需要前移,输出late信号表示采样时钟需要后移,输出hold信号表示采样时钟不变。本发明提供的时钟相位判断电路不但使时钟数据恢复环路的带宽减小了一半,并且使数字模块速度降低了一半,设计简单、功耗低且占用面积小。
-
公开(公告)号:CN104807561A
公开(公告)日:2015-07-29
申请号:CN201510213973.8
申请日:2015-04-29
Applicant: 清华大学深圳研究生院
IPC: G01K15/00
Abstract: 本发明公开了一种电阻型温度传感芯片的校准电路及校准方法,所述电阻型温度传感芯片包括芯片电路,使得所述电阻型温度传感芯片在每一温度下的输出与所述电阻型温度传感芯片中的感测电阻的电阻值成线性关系;所述校准电路包括比较单元、控制信号产生单元、调节单元;所述比较单元用于接收所述电阻型温度传感芯片在温度T下的输出以及目标参考值,将两者进行比较,输出比较结果;所述控制信号产生单元用于根据所述比较单元输出的比较结果产生控制信号;所述调节单元用于根据所述控制信号调节电阻型温度传感芯片的输出。本发明的校准电路及方法,实现了对芯片内部电路的实际校准,将芯片输出校准在一定范围内,降低了对后续处理芯片的设计要求。
-
公开(公告)号:CN103248365B
公开(公告)日:2016-06-01
申请号:CN201310217847.0
申请日:2013-06-03
Applicant: 清华大学 , 清华大学深圳研究生院
IPC: H03M1/54
Abstract: 本发明提出一种模数转换器前端电路,包括:MDAC支路和ADC支路。MDAC支路用于接收输入电压Vin,输出余差电压Vout。ADC支路用于接收输入电压Vin,输出A/D转换结果Dout。本发明在不增加时钟相的基础上减小电路的孔径误差,采用动态比较器,工作时电路中不存在直流通路,降低系统的功耗。
-
-
-
-
-
-
-