LDPC解码中的水平操作方法、水平操作装置及LDPC解码器

    公开(公告)号:CN101867378B

    公开(公告)日:2013-07-31

    申请号:CN201010205459.7

    申请日:2010-06-11

    Applicant: 清华大学

    Abstract: 本发明公开了一种LDPC解码中的水平操作方法、水平操作装置以及LDPC解码器,该方法包括步骤:对两个输入做坐标变换和量化,得到查找表的一对索引;根据所述索引对查找表进行查找,得到与所述索引相对应的修正项;将所述两个输入中的最小值与所述修正项相加,并输出。本发明可提高以Min-Sum算法为基础的LDPC解码算法的性能。

    一种用于操控量子比特的装置、量子芯片及操控方法

    公开(公告)号:CN115907018B

    公开(公告)日:2024-07-02

    申请号:CN202211149564.2

    申请日:2022-09-21

    Abstract: 本发明提供了一种用于操控量子比特的装置,所述量子比特为二能级系统,处于基态或第一激发态,所述装置包括:谐振腔,与所述量子比特耦接,配置成能够与所述量子比特发生能量交换;频率调节模块,与所述量子比特耦接,配置成将所述量子比特的跃迁频率调节至预设频率范围,以使所述量子比特在基态与第一激发态之间振荡。本发明所提供的用于操控量子比特的装置,根据量子比特激发态随时间的演化函数P|e,0>(t),计算量子比特处于基态的预设时间范围。通过调节量子比特的跃迁频率,即优化量子比特与谐振腔的有效耦合强度,从而实现了快速得到量子比特基态,并在预设时间点进行相应的读取或测量的技术效果。

    多体问题的求解方法及量子计算系统

    公开(公告)号:CN115630704B

    公开(公告)日:2024-07-02

    申请号:CN202211041393.1

    申请日:2022-08-29

    Abstract: 本发明提供了一种多体问题的求解方法,包括:根据待求解的多体问题构建哈密顿量系统,根据所述哈密顿量系统的波函数编译生成第一量子线路,所述第一量子线路具有第一变分参数;在初始量子态上作用所述第一量子线路,并对最终量子态进行多次测量,输出测量结果;判断所述测量结果是否满足收敛条件;当所述测量结果不满足收敛条件时,编译生成第二量子线路,所述第二量子线路具有第二变分参数,所述第二变分参数与所述第一变分参数不同;在初始量子态上作用所述第二量子线路,并对最终量子态进行多次测量,输出测量结果;当所述测量结果满足收敛条件时,将所述测量结果作为所述待求解的多体问题的近似解。上述方法提高了DMRG算法的计算速度和精度。

    基于迭代检测的低复杂度并行干扰消除方法及系统

    公开(公告)号:CN103188003A

    公开(公告)日:2013-07-03

    申请号:CN201310141367.0

    申请日:2013-04-22

    Applicant: 清华大学

    Inventor: 王昭诚 钱辰 王琪

    Abstract: 本发明提供一种基于迭代检测的低复杂度并行干扰消除方法,涉及欠定多天线系统的数字通讯技术领域。包含步骤:S1.判断候选并行子系统有无先验信息;S2.若并行子系统中无先验信息,利用检测中间信号的概率特性来选择候选并行子系统,组建候选并行子系统集合;S3.与步骤S2同步,若候选并行子系统中有先验信息,利用前次迭代的先验信息来选择候选并行子系统,组建候选并行子系统集合;S4.对候选并行子系统集合中的并行子系统进行检测。另外提供了一种基于迭代检测的低复杂度并行干扰消除系统。本发明通过选择出现概率较大的候选子系统,有效减少了检测过程中待检测子系统的个数,显著降低了用于基于迭代检测的低复杂度并行干扰消除方法的复杂度。

    多码率多码长QC-LDPC码构建方法及编码调制系统

    公开(公告)号:CN102075196A

    公开(公告)日:2011-05-25

    申请号:CN201010596430.6

    申请日:2010-12-10

    Applicant: 清华大学

    Abstract: 本发明公开了一种多码率多码长QC-LDPC码构建方法及编码调制与解调译码系统,该方法包括步骤:S1.按照第k种码率要求,构建QC-LDPC母码的基矩阵Tk;S2.按照第一码长要求,确定对应于第一码长的子矩阵阶数b1;S3.设计各CSM的偏移地址δm,n,得到第k种码率下对应于第一码长的偏移地址矩阵Ak,1;S4.在第一码长下,从Ak,1开始,逐次对前高一级或前低一级码率的偏移地址矩阵进行列删除或列插入,得到第一码长下对应于全部码率的偏移地址矩阵Ai,1;S5.对Ai,1进行准循环子矩阵扩展,得到第一码长下对应于全部码率的QC-LDPC码的校验矩阵Hi,1本发明的方法及系统可在获得优良性能的前提下提高编码调制系统的灵活性、可扩展性和多业务适用性,同时保证较低的硬件实现复杂度。

    一种用于操控量子比特的装置、量子芯片及操控方法

    公开(公告)号:CN115907018A

    公开(公告)日:2023-04-04

    申请号:CN202211149564.2

    申请日:2022-09-21

    Abstract: 本发明提供了一种用于操控量子比特的装置,所述量子比特为二能级系统,处于基态或第一激发态,所述装置包括:谐振腔,与所述量子比特耦接,配置成能够与所述量子比特发生能量交换;频率调节模块,与所述量子比特耦接,配置成将所述量子比特的跃迁频率调节至预设频率范围,以使所述量子比特在基态与第一激发态之间振荡。本发明所提供的用于操控量子比特的装置,根据量子比特激发态随时间的演化函数P|e,0>(t),计算量子比特处于基态的预设时间范围。通过调节量子比特的跃迁频率,即优化量子比特与谐振腔的有效耦合强度,从而实现了快速得到量子比特基态,并在预设时间点进行相应的读取或测量的技术效果。

    多体问题的求解方法及量子计算系统

    公开(公告)号:CN115630704A

    公开(公告)日:2023-01-20

    申请号:CN202211041393.1

    申请日:2022-08-29

    Abstract: 本发明提供了一种多体问题的求解方法,包括:根据待求解的多体问题构建哈密顿量系统,根据所述哈密顿量系统的波函数编译生成第一量子线路,所述第一量子线路具有第一变分参数;在初始量子态上作用所述第一量子线路,并对最终量子态进行多次测量,输出测量结果;判断所述测量结果是否满足收敛条件;当所述测量结果不满足收敛条件时,编译生成第二量子线路,所述第二量子线路具有第二变分参数,所述第二变分参数与所述第一变分参数不同;在初始量子态上作用所述第二量子线路,并对最终量子态进行多次测量,输出测量结果;当所述测量结果满足收敛条件时,将所述测量结果作为所述待求解的多体问题的近似解。上述方法提高了DMRG算法的计算速度和精度。

    基于位置的预编码方法及系统

    公开(公告)号:CN105406906A

    公开(公告)日:2016-03-16

    申请号:CN201410460750.7

    申请日:2014-09-11

    Applicant: 清华大学

    Abstract: 本发明提供了一种基于位置的预编码方法及系统,该方法包括:基站根据用户终端的位置信息,得到用户终端到基站的信道到达角范围;根据所述信道到达角范围生成滤波器,并利用滤波器对信道估计结果进行优化;基于迫零准则或匹配滤波准则,根据优化后的信道估计结果生成预编码矩阵;采用所述预编码矩阵处理下行数据,并将处理后的数据输送至大规模天线进行发射。所述系统包括:角度获取单元、优化单元、矩阵生成单元及处理单元。本发明有效地降低了用户终端接收到的来自其他小区的干扰信号,从而提高了用户终端的信干比,提升了系统下行数据链路的容量。

    一种迭代解调系统的外信息校正方法

    公开(公告)号:CN103795488A

    公开(公告)日:2014-05-14

    申请号:CN201210418479.1

    申请日:2012-10-26

    Abstract: 本发明公开了一种迭代解调系统的外信息校正方法,适应于迭代符号解调器和信道解码器的系统,该校正方法包括:保持符号解调器输出前的外信息对数似然比、符号解调器输出的外信息对数似然比、信道解码器输出前的外信息对数似然比和信道解码器输出的外信息对数似然比中的至少一个外信息对数似然比的符号位不变,降低外信息对数似然比的绝对值,得到校正对数似然比;校正对数似然比传输至信道解码器或者反馈回符号解调器,作为先验信息。本发明能够解决了迭代解调系统中可靠性的误差和高估的问题,提高了迭代解调系统的误码性能。

    多码率多码长QC-LDPC码编码方法及编码调制系统

    公开(公告)号:CN102075196B

    公开(公告)日:2014-02-19

    申请号:CN201010596430.6

    申请日:2010-12-10

    Applicant: 清华大学

    Abstract: 本发明公开了一种多码率多码长QC-LDPC码构建方法及编码调制与解调译码系统,该方法包括步骤:S1.按照第k种码率要求,构建QC-LDPC母码的基矩阵Tk;S2.按照第一码长要求,确定对应于第一码长的子矩阵阶数b1;S3.设计各CSM的偏移地址δm,n,得到第k种码率下对应于第一码长的偏移地址矩阵Ak,1;S4.在第一码长下,从Ak,1开始,逐次对前高一级或前低一级码率的偏移地址矩阵进行列删除或列插入,得到第一码长下对应于全部码率的偏移地址矩阵Ai,1;S5.对Ai,1进行准循环子矩阵扩展,得到第一码长下对应于全部码率的QC-LDPC码的校验矩阵Hi,1本发明的方法及系统可在获得优良性能的前提下提高编码调制系统的灵活性、可扩展性和多业务适用性,同时保证较低的硬件实现复杂度。

Patent Agency Ranking