-
公开(公告)号:CN111130550B
公开(公告)日:2023-04-18
申请号:CN202010005982.9
申请日:2020-01-03
Applicant: 清华大学
Abstract: 本申请公开了一种逐次逼近寄存器型模数转换器和转换方法,包括:负极电容阵列、正极电容阵列、比较器、逐次逼近寄存器型逻辑控制器和数字解码电路;比较器的负极输入端与负极电容阵列相连,其正极输入端与正极电容阵列相连,逐次逼近寄存器型逻辑控制器分别与比较器的输出端以及数字解码电路相连。使用冗余结构能够有效抑制早期步骤生成的决策错误。相较于传统的基于二进制搜索算法的结构,最主要区别是冗余结构的低位电容组的权重之和高于相邻的电容组权重。通过重新分配负极和正极电容阵列中的电容,插入新的电容组,使高位电容组对应的权重小于低位电容组的权重之和,实现冗余结构。对电容阵列使用分段结构能够减少电容的使用量,降低功耗。
-
公开(公告)号:CN112274158B
公开(公告)日:2022-07-05
申请号:CN202011058817.6
申请日:2020-09-30
Applicant: 清华大学
Abstract: 本申请公开了一种生物电位记录器,包括:斩波放大模块和低通滤波模块;斩波放大模块包括:偏移消除单元、共模消除单元、反馈单元、直流伺服单元、输出放大单元、阻抗提升单元、第一调制单元和第二调制单元;偏移消除单元与共模消除单元、反馈单元、直流伺服单元、第一调制单元和第二调制单元连接;输出放大单元与反馈单元、直流伺服单元、第二调制单元、阻抗提升单元和低通滤波模块连接;第一调制单元与阻抗提升单元连接。通过斩波放大模块的第一调制单元降低输入噪声,直流伺服单元去除电极直流偏移,最后通过低通滤波模块进行滤波,降噪能力强;使用共模消除单元减少共模干扰;能够在对输入信号进行放大的同时,降低噪声的干扰,性能高。
-
公开(公告)号:CN111147056A
公开(公告)日:2020-05-12
申请号:CN202010005461.3
申请日:2020-01-03
Applicant: 清华大学
Abstract: 本申请公开了一种动态比较器、模数转换器和控制方法,包括:依次连接的预放大器、锁存器和控制电路;预放大器用于对外部输入的两路差分输入信号的差进行放大处理,得到放大后的差的两端电压,输出至锁存器;锁存器的输出端与控制电路的输入端相连,用于根据两端电压的电压高低,输出对应的电平信号至外部电路和所述控制电路;控制电路的输出端与所述预放大器的尾电流管的栅极连接,用于在电平信号符合预设条件时控制电源断开,停止为预放大器供电。通过比较两端电压的电压高低,输出对应的电平信号至控制电路,控制电路在电平信号符合预设条件时控制电源断开以停止为预放大器供电,从而控制预放大器关闭,降低动态比较器的功耗。
-
公开(公告)号:CN111147056B
公开(公告)日:2022-04-05
申请号:CN202010005461.3
申请日:2020-01-03
Applicant: 清华大学
Abstract: 本申请公开了一种动态比较器、模数转换器和控制方法,包括:依次连接的预放大器、锁存器和控制电路;预放大器用于对外部输入的两路差分输入信号的差进行放大处理,得到放大后的差的两端电压,输出至锁存器;锁存器的输出端与控制电路的输入端相连,用于根据两端电压的电压高低,输出对应的电平信号至外部电路和所述控制电路;控制电路的输出端与所述预放大器的尾电流管的栅极连接,用于在电平信号符合预设条件时控制电源断开,停止为预放大器供电。通过比较两端电压的电压高低,输出对应的电平信号至控制电路,控制电路在电平信号符合预设条件时控制电源断开以停止为预放大器供电,从而控制预放大器关闭,降低动态比较器的功耗。
-
公开(公告)号:CN112274158A
公开(公告)日:2021-01-29
申请号:CN202011058817.6
申请日:2020-09-30
Applicant: 清华大学
Abstract: 本申请公开了一种生物电位记录器,包括:斩波放大模块和低通滤波模块;斩波放大模块包括:偏移消除单元、共模消除单元、反馈单元、直流伺服单元、输出放大单元、阻抗提升单元、第一调制单元和第二调制单元;偏移消除单元与共模消除单元、反馈单元、直流伺服单元、第一调制单元和第二调制单元连接;输出放大单元与反馈单元、直流伺服单元、第二调制单元、阻抗提升单元和低通滤波模块连接;第一调制单元与阻抗提升单元连接。通过斩波放大模块的第一调制单元降低输入噪声,直流伺服单元去除电极直流偏移,最后通过低通滤波模块进行滤波,降噪能力强;使用共模消除单元减少共模干扰;能够在对输入信号进行放大的同时,降低噪声的干扰,性能高。
-
公开(公告)号:CN111130550A
公开(公告)日:2020-05-08
申请号:CN202010005982.9
申请日:2020-01-03
Applicant: 清华大学
Abstract: 本申请公开了一种逐次逼近寄存器型模数转换器和转换方法,包括:负极电容阵列、正极电容阵列、比较器、逐次逼近寄存器型逻辑控制器和数字解码电路;比较器的负极输入端与负极电容阵列相连,其正极输入端与正极电容阵列相连,逐次逼近寄存器型逻辑控制器分别与比较器的输出端以及数字解码电路相连。使用冗余结构能够有效抑制早期步骤生成的决策错误。相较于传统的基于二进制搜索算法的结构,最主要区别是冗余结构的低位电容组的权重之和高于相邻的电容组权重。通过重新分配负极和正极电容阵列中的电容,插入新的电容组,使高位电容组对应的权重小于低位电容组的权重之和,实现冗余结构。对电容阵列使用分段结构能够减少电容的使用量,降低功耗。
-
-
-
-
-