-
公开(公告)号:CN1385968A
公开(公告)日:2002-12-18
申请号:CN02123425.6
申请日:2002-06-28
Applicant: 清华大学
Abstract: 本发明属于无线收发机中频率综合器设计领域,涉及锁相环频率综合器,包括依次连接的鉴频鉴相器、电荷泵、环路滤波器、压控振荡器、频率除法器和数字控制模块组构成一个闭合环路;其特征在于,还包括连接在鉴频鉴相器与电荷泵之间的逻辑电平转换电路。本发明用于解决CMOS工艺全集成典型的锁相环频率综合器时遇到的频率可调范围受限的问题,它通过采用不同的两组电源使得控制压控振荡器(VCO)的电压变化范围扩展,进而获得频率综合器宽带调谐的目的。同时,它能够降低整个频率综合器的功耗,抑制环路中压控振荡器模块电路的电流倒流的现象,降低压控振荡器的电压-频率的增益,从而降低参考信号的边带在输出信号频谱中的输出功率。
-
公开(公告)号:CN1134113C
公开(公告)日:2004-01-07
申请号:CN02123425.6
申请日:2002-06-28
Applicant: 清华大学
Abstract: 本发明属于无线收发机中频率综合器设计领域,涉及锁相环频率综合器,包括依次连接的鉴频鉴相器、电荷泵、环路滤波器、压控振荡器、频率除法器和数字控制模块组构成一个闭合环路;其特征在于,还包括连接在鉴频鉴相器与电荷泵之间的逻辑电平转换电路。本发明用于解决CMOS工艺全集成典型的锁相环频率综合器时遇到的频率可调范围受限的问题,它通过采用不同的两组电源使得控制压控振荡器(VCO)的电压变化范围扩展,进而获得频率综合器宽带调谐的目的。同时,它能够降低整个频率综合器的功耗,抑制环路中压控振荡器模块电路的电流倒流的现象,降低压控振荡器的电压-频率的增益,从而降低参考信号的边带在输出信号频谱中的输出功率。
-
-