NAND Flash存储器的寿命预估方法、装置及介质

    公开(公告)号:CN112256462B

    公开(公告)日:2023-07-14

    申请号:CN202011181557.1

    申请日:2020-10-29

    Inventor: 王敏 张闯 任智新

    Abstract: 本申请公开了一种NAND Flash存储器的寿命预估方法、装置及计算机可读存储介质。其中,方法包括基于块筛选条件从待估NAND Flash存储器中选择多个不为坏块的目标块,各目标块均匀分布在block表中且奇数块和偶数块的数量差不超过预设数量阈值。按照数据写入规则将数据写入各目标块,计算待估NAND Flash存储器的块初始错误率值。对待估NAND Flash存储器进行高温处理,按照数据写入规则将数据写入经过每一次阶梯温度处理后的各目标块中,同时计算各梯度温度对应的块实时错误率值。根据块初始错误率值和各块实时错误率值估计待估NAND Flash存储器的寿命,有效提高块错误率计算准确度,为精准估计NANA Flash的寿命提供可靠数据支持。

    一种SoC芯片验证测试系统及方法

    公开(公告)号:CN111858207B

    公开(公告)日:2022-03-22

    申请号:CN202010616612.9

    申请日:2020-06-30

    Abstract: 本申请公开了一种SoC芯片验证测试系统及方法。本申请公开的系统包括:控制端,以及与控制端连接的多个验证测试平台,控制端用于发送同一个控制指令给至少两个验证测试平台,以使至少两个验证测试平台对SoC芯片的同一个功能点进行验证或测试,获得至少两个操作结果;控制端还用于接收并对比至少两个操作结果,获得对比结果,将对比结果和至少两个操作结果记录至功能点的递归表,并将递归表存储至数据库。本申请可以方便技术人员调取验证测试数据进行分析,为SoC芯片的设计和修改完善提供了可靠的数据支持,也可以避免因某个验证测试平台不稳定而导致的操作结果记录错误,提高了系统的稳定性,保障了验证结果和测试结果的正确性。

    区块链交易信息处理方法、系统、电子设备及存储介质

    公开(公告)号:CN112333160A

    公开(公告)日:2021-02-05

    申请号:CN202011147045.3

    申请日:2020-10-23

    Abstract: 本申请公开了一种区块链交易信息处理方法,所述区块链交易信息处理方法包括:接收客户端发送的交易请求,解析所述交易请求得到交易信息;将所述交易信息输入至关键信息检测引擎,得到信息检测结果;根据所述信息检测结果判断所述交易信息中是否包括目标关键信息;若是,则结束所述交易请求的处理流程,并向所述客户端返回交易失败的提示信息;若否,则处理所述交易请求。本申请能够屏蔽区块链中的特定信息,避免特定信息在区块链网络中传播。本申请还公开了一种区块链交易信息处理系统、一种电子设备及一种存储介质,具有以上有益效果。

    一种SoC芯片验证测试系统及方法

    公开(公告)号:CN111858207A

    公开(公告)日:2020-10-30

    申请号:CN202010616612.9

    申请日:2020-06-30

    Abstract: 本申请公开了一种SoC芯片验证测试系统及方法。本申请公开的系统包括:控制端,以及与控制端连接的多个验证测试平台,控制端用于发送同一个控制指令给至少两个验证测试平台,以使至少两个验证测试平台对SoC芯片的同一个功能点进行验证或测试,获得至少两个操作结果;控制端还用于接收并对比至少两个操作结果,获得对比结果,将对比结果和至少两个操作结果记录至功能点的递归表,并将递归表存储至数据库。本申请可以方便技术人员调取验证测试数据进行分析,为SoC芯片的设计和修改完善提供了可靠的数据支持,也可以避免因某个验证测试平台不稳定而导致的操作结果记录错误,提高了系统的稳定性,保障了验证结果和测试结果的正确性。

    一种数据查询方法、系统、异构计算加速平台及存储介质

    公开(公告)号:CN111046072A

    公开(公告)日:2020-04-21

    申请号:CN201911205056.X

    申请日:2019-11-29

    Inventor: 任智新 张闯 王峰

    Abstract: 本申请公开了一种数据查询方法,应用于包括CPU芯片和FPGA芯片的异构计算加速平台,包括当CPU芯片接收到数据查询指令时,根据数据查询指令确定目标数据表和数据计算规则;将目标数据表写入主机内存空间,并将数据计算规则传输至FPGA芯片;控制FPGA芯片通过一致性缓存接口读取主机内存空间中的目标数据表,并根据数据计算规则对目标数据表执行数据查询操作得到查询结果,以便将查询结果返回CPU芯片。本申请能够提高CPU芯片与FPGA芯片的数据交互速率,提高异构计算加速平台的数据查询效率。本申请还公开了一种数据查询系统、一种异构计算加速平台及一种存储介质,具有以上有益效果。

    板卡芯片的数据访存方法、装置及计算机可读存储介质

    公开(公告)号:CN111026682A

    公开(公告)日:2020-04-17

    申请号:CN201911367921.0

    申请日:2019-12-26

    Abstract: 本申请公开了一种板卡芯片的数据访存方法、装置及计算机可读存储介质。其中,方法应用于内置DDR和高带宽存储器的板卡芯片;板卡芯片执行方法如下:当接收到主机端下发的访存数据请求,若判定待访存数据存储在DDR的目标数据块,则更新高带宽存储器的各数据块的被访问频率,并利用DDR中的目标数据块及相邻多个数据块替换高带宽存储器中被访问频率低于预设频率阈值的数据块;若待访存数据存储在高带宽存储器,则在高带宽存储器中进行数据访存,并更新各数据块的被访问频率。本申请支持数据高并发随机访存,极大地降低了数据随机访存时间,提高了板卡芯片的数据访存效率。

    一种任务处理方法及系统

    公开(公告)号:CN113467905A

    公开(公告)日:2021-10-01

    申请号:CN202110650065.0

    申请日:2021-06-10

    Abstract: 本申请公开了一种任务处理方法及系统。本申请使服务器接收数据库任务,解析数据库任务得到包括处理数据库任务需要调用的目标IP池的标识信息,以及各个目标IP池之间的调用顺序的任务链表,并将任务链表发送至加速处理平台,然后加速处理平台根据标识信息和调用顺序调用各个目标IP池处理数据库任务,从而获得任务处理结果。其中,加速处理平台设有不同计算功能的IP池,能够根据实际需要处理的数据库任务重组各个IP池,使得加速处理平台具有能够灵活重组的功能和结构,打破了异构加速平台的局限性,提升了加速处理平台的通用性。相应地,本申请提供的一种任务处理系统,也同样具有上述技术效果。

    数据访问请求处理方法、装置、介质及内存映射控制器

    公开(公告)号:CN112100090A

    公开(公告)日:2020-12-18

    申请号:CN202010973055.6

    申请日:2020-09-16

    Inventor: 王峰 任智新

    Abstract: 本申请公开了一种数据访问请求处理方法、装置、计算机可读存储介质及内存映射控制器。其中,方法应用于内存映射控制器,包括当接收到多个CPU同时发送的数据访问请求,根据各数据访问请求的访问配置信息仲裁优先级最高的目标数据访问请求,并记录各数据访问请求的状态信息。根据目标数据访问请求及其相应的访问配置信息生成访问DDR数据请求,以使DDR可识别CPU下发的数据访问请求。根据各数据访问请求的状态信息和相应访问配置信息生成各数据访问请求的中断处理结果,标识各数据访问请求是否被处理以使各CPU根据对应中断处理结果进行下一步行为,从而能够响应多个CPU同时下发的数据访问请求,完成多个CPU对DDR实际地址的访问。

    一种数据查询方法、装置及相关设备

    公开(公告)号:CN113868160A

    公开(公告)日:2021-12-31

    申请号:CN202110989367.0

    申请日:2021-08-26

    Abstract: 本申请公开了一种数据查询方法,包括根据数据查询指令启动预设数量个工作进程;其中,所述预设数量大于1;利用各所述工作进程并行读取数据信息,并通过各所述工作进程对应的DMA通道将所述数据信息发送至FPGA,以使所述FPGA对所述数据信息进行查询,获得目标数据;接收所述FPGA返回的所述目标数据;该数据查询方法可以更为有效地提高数据查询效率。本申请还公开了一种数据查询装置、系统、设备及计算机可读存储介质,均具有上述有益效果。

    一种数据传输方法及相关装置

    公开(公告)号:CN111641638A

    公开(公告)日:2020-09-08

    申请号:CN202010469717.6

    申请日:2020-05-28

    Abstract: 本申请公开了一种数据传输方法,包括:第一设备根据获取的数据包长度确定传输协议;当第一设备接收到第二设备发送的数据请求时,根据传输协议将待发送数据分为多个数据包,并向第二设备连续发送多个数据包;当发送结束时,向第二设备发送数据传输结束指令,以便第二设备根据接收到的校验码对接收到的数据包进行校验处理。通过当接收到数据请求时再根据该数据长度可变的传输协议将待发送数据进行全部连续发送,实现数据传输过程,由于该传输协议的数据包长度可变,而不是固定的,可以适配设备性能进行数据传输,提高了数据传输时的性能利用率。本申请还公开了一种数据传输装置、计算机设备以及计算机可读存储介质,具有以上有益效果。

Patent Agency Ranking