-
公开(公告)号:CN112083791B
公开(公告)日:2021-09-24
申请号:CN202010969527.0
申请日:2020-09-15
Applicant: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
IPC: G06F1/3234 , G06F1/3237 , G06F1/3287
Abstract: 本申请涉及一种芯片功耗优化方法、装置、计算机设备和存储介质。采用本申请能够完成了芯片功耗优化的自动管理过程,且能够进一步节省功耗。该方法包括:通过将唤醒模式指令和掉电模式指令分别存储于唤醒模式寄存器和掉电模式寄存器中,响应于上述掉电模式指令,触发掉电使能寄存器启动掉电流程并在掉电流程中控制由上述掉电模式指令指定的电源域进入低功耗模式;接收上述唤醒源信息对应的唤醒源产生的唤醒信号;若该唤醒信号为有效唤醒信号,则控制由上述唤醒模式指令指定的电源域进入上述电源开关模式。
-
公开(公告)号:CN111859828B
公开(公告)日:2021-08-24
申请号:CN202010730838.1
申请日:2020-07-27
Applicant: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
IPC: G06F30/32 , G06F30/3315 , G06F119/06
Abstract: 本发明涉及一种复制关键路径电路和芯片。所述复制关键路径电路包括延迟链电路、采样电路和裕量信息电路。其中延迟链电路用于动态地对实际关键路径进行划分,将所述实际关键路径划分为一个复制关键路径等效电路和一个时序裕量电路,并根据所述复制关键路径等效电路与所述时序裕量电路的占比和输入信号生成输出信号;采样电路与所述延迟链电路电连接,用于对所述延迟链电路的所述输出信号进行采样,并生成包含所述延迟链电路的输出信号的采样信息;以及裕量信息电路与所述采样电路电连接,用于接收所述采样信息,并根据对应于同一所述延迟链电路的多个输出信号,确定所述实际关键路径在所述延迟链电路中的实际边界信息。
-
公开(公告)号:CN111859828A
公开(公告)日:2020-10-30
申请号:CN202010730838.1
申请日:2020-07-27
Applicant: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
IPC: G06F30/32 , G06F30/3315 , G06F119/06
Abstract: 本发明涉及一种复制关键路径电路和芯片。所述复制关键路径电路包括延迟链电路、采样电路和裕量信息电路。其中延迟链电路用于动态地对实际关键路径进行划分,将所述实际关键路径划分为一个复制关键路径等效电路和一个时序裕量电路,并根据所述复制关键路径等效电路与所述时序裕量电路的占比和输入信号生成输出信号;采样电路与所述延迟链电路电连接,用于对所述延迟链电路的所述输出信号进行采样,并生成包含所述延迟链电路的输出信号的采样信息;以及裕量信息电路与所述采样电路电连接,用于接收所述采样信息,并根据对应于同一所述延迟链电路的多个输出信号,确定所述实际关键路径在所述延迟链电路中的实际边界信息。
-
公开(公告)号:CN111813176A
公开(公告)日:2020-10-23
申请号:CN202010729495.7
申请日:2020-07-27
Applicant: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
IPC: G05F1/565
Abstract: 本申请涉及一种自启动偏置电压生成电路和电子设备,所述自启动偏置电压生成电路包括基准电流源、场效应管M1、第一电流镜、第二电流镜、场效应管M2和场效应管M3。所述场效应管M1的栅极与所述基准电流源连接,所述基准电流源用于向所述场效应管M1提供电流,并使得所述场效应管M1导通。所述第一电流镜用于生成第一偏置电压和第二偏置电压。所述第二电流镜用于生成第三偏置电压和第四偏置电压。本申请实施例提供的自启动偏置电压生成电路能够减少所述自启动偏置电压生成电路的功耗。
-
公开(公告)号:CN114185844A
公开(公告)日:2022-03-15
申请号:CN202111487501.3
申请日:2021-12-07
Applicant: 浙江大学
Abstract: 本发明属于电力边缘计算和片上网络领域,公开了一种基于区域生长树的片上网络容错路由方法,包括如下步骤:步骤一、给出节点的定义;步骤二、定义当前数据包存在两种模式,分别为普通模式和树模式;步骤三、判断当前数据包的路由模式;步骤四、根据当前数据包的模式,即所在节点,进行不同的操作和使用路由算法。本发明通过广度优先搜索(Breadth‑First‑Search,BFS)重新激活故障块中经失效的一些节点,提高了故障覆盖率。
-
公开(公告)号:CN111813180B
公开(公告)日:2021-10-08
申请号:CN202010723324.3
申请日:2020-07-24
Applicant: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
Abstract: 本申请涉及一种系统芯片存储控制方法、装置和系统芯片,所述系统芯片存储控制方法应用于系统芯片,所述方法通过接收所述内存模块在第二读时钟周期发送的第一初始读数据,所述第一初始读数据是所述内存模块根据第一地址信息和第一控制信息获取的数据,所述第一地址信息和所述第一控制信息由所述微处理器在第一读时钟周期向所述内存模块发送;在第三读时钟周期,对所述第一初始读数据进行解码纠错,得到第一目标读数据,并将所述第一目标读数据返回至所述微处理器。本申请提供的系统芯片存储控制方法能够解决所述微处理器对所述内存模块控制时存在的时序混乱的问题。
-
公开(公告)号:CN112667377A
公开(公告)日:2021-04-16
申请号:CN202011543797.1
申请日:2020-12-23
Applicant: 浙江大学 , 南方电网数字电网研究院有限公司
Abstract: 本发明属于电力芯片领域,涉及一种面向电力芯片混合多核系统任务调度优化方法,通过计算应用程序中每个任务的upward值大小并确定任务优先级,使用能耗预分配策略确定每个任务的预分配能耗,按照优先级从大到小的顺序,依次选取一个任务,计算此任务的能耗约束,再将此任务调度到每个处理器核并遍历所有的任务执行频率,找出满足此任务能耗约束且令此任务结束时间最早的处理器核和频率组合并重复操作,直到所有的任务调度完毕,得到任务调度结果,最后找出可做频率再调整的任务,计算找到的任务在最大程度延长运行时间后能够节省出的能耗值,将所述能耗分配给直接影响整体调度长度的任务,以提高运行频率,达到缩短整体调度长度的目的。
-
公开(公告)号:CN111813180A
公开(公告)日:2020-10-23
申请号:CN202010723324.3
申请日:2020-07-24
Applicant: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
Abstract: 本申请涉及一种系统芯片存储控制方法、装置和系统芯片,所述系统芯片存储控制方法应用于系统芯片,所述方法通过接收所述内存模块在第二读时钟周期发送的第一初始读数据,所述第一初始读数据是所述内存模块根据第一地址信息和第一控制信息获取的数据,所述第一地址信息和所述第一控制信息由所述微处理器在第一读时钟周期向所述内存模块发送;在第三读时钟周期,对所述第一初始读数据进行解码纠错,得到第一目标读数据,并将所述第一目标读数据返回至所述微处理器。本申请提供的系统芯片存储控制方法能够解决所述微处理器对所述内存模块控制时存在的时序混乱的问题。
-
公开(公告)号:CN114185844B
公开(公告)日:2024-04-26
申请号:CN202111487501.3
申请日:2021-12-07
Applicant: 浙江大学
Abstract: 本发明属于电力边缘计算和片上网络领域,公开了一种基于区域生长树的片上网络容错路由方法,包括如下步骤:步骤一、给出节点的定义;步骤二、定义当前数据包存在两种模式,分别为普通模式和树模式;步骤三、判断当前数据包的路由模式;步骤四、根据当前数据包的模式,即所在节点,进行不同的操作和使用路由算法。本发明通过广度优先搜索(Breadth‑First‑Search,BFS)重新激活故障块中经失效的一些节点,提高了故障覆盖率。
-
公开(公告)号:CN112083882B
公开(公告)日:2021-12-17
申请号:CN202010921042.4
申请日:2020-09-04
Applicant: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
Abstract: 本申请涉及存储器技术领域,提供了一种SRAM坏点处理方法、系统、装置、计算机设备和存储介质。该方法包括:通过接收数据访问模块获得的针对SRAM的访问地址,与CPU扫描后在信息寄存器中存储的坏点地址进行匹配,得到访问地址匹配的目标坏点地址,获取与目标坏点地址对应的数据寄存器,从中读写对应的数据内容。本申请提供的方案,将CPU扫描到的坏点地址存储在信息寄存器,并预先为各个坏点地址配置对应的数据寄存器用于存储坏点地址对应的数据内容,使得在SRAM使用过程中,可以对SRAM的坏点情况进行动态管理,通过数据寄存器实现坏点地址对应的SRAM数据内容的读写,实现了对SRAM坏点的替换操作,提高了SRAM坏点管理的效率,并进一步提高了SRAM的可靠性。
-
-
-
-
-
-
-
-
-