-
公开(公告)号:CN112084033A
公开(公告)日:2020-12-15
申请号:CN202010981377.5
申请日:2020-09-17
Applicant: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
Abstract: 本申请涉及一种多核系统的任务分配方法,包括:对多条遗传染色体执行遗传操作,生成新的遗传染色体,获取新的遗传染色体对应的新的任务分配方案,并根据新的任务分配方案,从新的遗传染色体以及种群中的多条遗传染色体中,确定出对应的任务分配方案的系统能耗值满足染色体筛选条件的目标遗传染色体,并对当前种群中的多条遗传染色体进行优化,根据优化后的多条遗传染色体确定出系统能耗值满足预设能耗条件的目标任务分配方案,将多个待分配任务分配至多核系统中对应的处理器,实现了通过遗传操作产生新的任务分配方案时,及时通过系统能耗值对新生的遗传染色体和原有的遗传染色体进行评估,避免在遗传操作过程中丢失优秀个体。
-
公开(公告)号:CN112083791B
公开(公告)日:2021-09-24
申请号:CN202010969527.0
申请日:2020-09-15
Applicant: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
IPC: G06F1/3234 , G06F1/3237 , G06F1/3287
Abstract: 本申请涉及一种芯片功耗优化方法、装置、计算机设备和存储介质。采用本申请能够完成了芯片功耗优化的自动管理过程,且能够进一步节省功耗。该方法包括:通过将唤醒模式指令和掉电模式指令分别存储于唤醒模式寄存器和掉电模式寄存器中,响应于上述掉电模式指令,触发掉电使能寄存器启动掉电流程并在掉电流程中控制由上述掉电模式指令指定的电源域进入低功耗模式;接收上述唤醒源信息对应的唤醒源产生的唤醒信号;若该唤醒信号为有效唤醒信号,则控制由上述唤醒模式指令指定的电源域进入上述电源开关模式。
-
公开(公告)号:CN112083882B
公开(公告)日:2021-12-17
申请号:CN202010921042.4
申请日:2020-09-04
Applicant: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
Abstract: 本申请涉及存储器技术领域,提供了一种SRAM坏点处理方法、系统、装置、计算机设备和存储介质。该方法包括:通过接收数据访问模块获得的针对SRAM的访问地址,与CPU扫描后在信息寄存器中存储的坏点地址进行匹配,得到访问地址匹配的目标坏点地址,获取与目标坏点地址对应的数据寄存器,从中读写对应的数据内容。本申请提供的方案,将CPU扫描到的坏点地址存储在信息寄存器,并预先为各个坏点地址配置对应的数据寄存器用于存储坏点地址对应的数据内容,使得在SRAM使用过程中,可以对SRAM的坏点情况进行动态管理,通过数据寄存器实现坏点地址对应的SRAM数据内容的读写,实现了对SRAM坏点的替换操作,提高了SRAM坏点管理的效率,并进一步提高了SRAM的可靠性。
-
公开(公告)号:CN112083882A
公开(公告)日:2020-12-15
申请号:CN202010921042.4
申请日:2020-09-04
Applicant: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
Abstract: 本申请涉及存储器技术领域,提供了一种SRAM坏点处理方法、系统、装置、计算机设备和存储介质。该方法包括:通过接收数据访问模块获得的针对SRAM的访问地址,与CPU扫描后在信息寄存器中存储的坏点地址进行匹配,得到访问地址匹配的目标坏点地址,获取与目标坏点地址对应的数据寄存器,从中读写对应的数据内容。本申请提供的方案,将CPU扫描到的坏点地址存储在信息寄存器,并预先为各个坏点地址配置对应的数据寄存器用于存储坏点地址对应的数据内容,使得在SRAM使用过程中,可以对SRAM的坏点情况进行动态管理,通过数据寄存器实现坏点地址对应的SRAM数据内容的读写,实现了对SRAM坏点的替换操作,提高了SRAM坏点管理的效率,并进一步提高了SRAM的可靠性。
-
公开(公告)号:CN112083791A
公开(公告)日:2020-12-15
申请号:CN202010969527.0
申请日:2020-09-15
Applicant: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
IPC: G06F1/3234 , G06F1/3237 , G06F1/3287
Abstract: 本申请涉及一种芯片功耗优化方法、装置、计算机设备和存储介质。采用本申请能够完成了芯片功耗优化的自动管理过程,且能够进一步节省功耗。该方法包括:通过将唤醒模式指令和掉电模式指令分别存储于唤醒模式寄存器和掉电模式寄存器中,响应于上述掉电模式指令,触发掉电使能寄存器启动掉电流程并在掉电流程中控制由上述掉电模式指令指定的电源域进入低功耗模式;接收上述唤醒源信息对应的唤醒源产生的唤醒信号;若该唤醒信号为有效唤醒信号,则控制由上述唤醒模式指令指定的电源域进入上述电源开关模式。
-
公开(公告)号:CN112667377A
公开(公告)日:2021-04-16
申请号:CN202011543797.1
申请日:2020-12-23
Applicant: 浙江大学 , 南方电网数字电网研究院有限公司
Abstract: 本发明属于电力芯片领域,涉及一种面向电力芯片混合多核系统任务调度优化方法,通过计算应用程序中每个任务的upward值大小并确定任务优先级,使用能耗预分配策略确定每个任务的预分配能耗,按照优先级从大到小的顺序,依次选取一个任务,计算此任务的能耗约束,再将此任务调度到每个处理器核并遍历所有的任务执行频率,找出满足此任务能耗约束且令此任务结束时间最早的处理器核和频率组合并重复操作,直到所有的任务调度完毕,得到任务调度结果,最后找出可做频率再调整的任务,计算找到的任务在最大程度延长运行时间后能够节省出的能耗值,将所述能耗分配给直接影响整体调度长度的任务,以提高运行频率,达到缩短整体调度长度的目的。
-
公开(公告)号:CN112688812B
公开(公告)日:2022-05-06
申请号:CN202011543063.3
申请日:2020-12-23
Applicant: 浙江大学 , 南方电网数字电网研究院有限公司
IPC: H04L41/14 , H04L41/0823 , H04L45/12 , H04L45/24
Abstract: 本发明属于以太网路由领域,涉及一种应用于电力数据传输的可靠性感知时间敏感网络路由方法,包括:步骤1.设置不重叠路径组,建立概率模型,衡量网络的可靠性,根据概率模型,选出路由候选解;步骤2.选出候选解列表后,建立成本函数;步骤3.通过基于蚁狮算法的启发式方法来最小化成本函数,找到的使得成本函数较小的最终路由解。本发明适用于工业场景之中,和传统方法相比,在提升路由方法可调度性的同时保证了其可靠性,从而保证了数据传输实时性。
-
公开(公告)号:CN112688868A
公开(公告)日:2021-04-20
申请号:CN202011543699.8
申请日:2020-12-23
Applicant: 浙江大学 , 南方电网数字电网研究院有限公司
IPC: H04L12/721 , H04L12/751 , H04L12/24
Abstract: 本发明属于电力物联网中的以太网路由领域,涉及一种面向电力物联网的周期感知TSN路由方法,包括:步骤1.对网络拓扑和时间触发流进行建模;步骤2.根据网络拓扑和时间触发流的特征进行指定用户参数K;步骤3.根据时间触发流两两之间的最大公约数,对所有时间触发流进行排序;步骤4.依次为所有时间触发流选择路径。本发明适用于电力物联网以及其他工业物联网中的控制信息的传输,在时间触发流的路由时既考虑了负载平衡又考虑了不同周期的流之间的可结合性,使得整个TSN网络能容纳更多的时间触发流,满足当前控制信息越来越多、越来越复杂的传输需要。
-
公开(公告)号:CN112688812A
公开(公告)日:2021-04-20
申请号:CN202011543063.3
申请日:2020-12-23
Applicant: 浙江大学 , 南方电网数字电网研究院有限公司
IPC: H04L12/24 , H04L12/707 , H04L12/721
Abstract: 本发明属于以太网路由领域,涉及一种应用于电力数据传输的可靠性感知时间敏感网络路由方法,包括:步骤1.设置不重叠路径组,建立概率模型,衡量网络的可靠性,根据概率模型,选出路由候选解;步骤2.选出候选解列表后,建立成本函数;步骤3.通过基于蚁狮算法的启发式方法来最小化成本函数,找到的使得成本函数较小的最终路由解。本发明适用于工业场景之中,和传统方法相比,在提升路由方法可调度性的同时保证了其可靠性,从而保证了数据传输实时性。
-
公开(公告)号:CN112711383B
公开(公告)日:2022-08-26
申请号:CN202011643848.8
申请日:2020-12-30
Applicant: 浙江大学 , 南方电网数字电网研究院有限公司
IPC: G06F3/06 , G06F12/02 , G06F12/0862 , G06F13/16
Abstract: 本发明属于存储器控制领域,涉及用于电力芯片的非易失性存储读取加速方法,通过行长自适应缓存加速处理器从Flash读取指令和跨步预取加速处理器从Flash读取数据,其中所述通过行长自适应缓存加速处理器从Flash读取指令包括:对处理器发起的取指请求,根据缓存命中和缺失判断,进行缓存行填充并重构缓存行长,向Flash发起读取指令请求;所述通过跨步预取加速处理器从Flash读取数据包括:对处理器发起的取数请求,根据缓冲寄存器命中和缺失的判断和跨步预取使能位的有效情况,向Flash发起读取数据请求。本发明硬件开销小,提高了处理器从Flash中读取指令和数据的速度,同时降低了访问功耗。
-
-
-
-
-
-
-
-
-