-
公开(公告)号:CN102447603B
公开(公告)日:2016-01-13
申请号:CN201210027601.2
申请日:2012-02-08
Applicant: 浙江中控技术股份有限公司
IPC: H04L12/40 , H04L12/403 , H04L12/417
Abstract: 本发明公开了一种基于链路状态在线实时诊断的总线冗余方法,主要包括:在采用串行总线进行数据通讯时,通过令牌轮询的方式,对链路中普通节点数据中地址标签进行解析,在链路调度设备中分析获得相应普通节点的在线状态信息,并通过实时广播发布,使整个链路上的所有设备均获得链路状态信息。同时,本发明还提供了基于链路状态在线实时诊断的总线冗余系统。通过本发明提供的方法,由于令牌周期较短,在较短的时间片内,总线节点的状态更新可及时的被发现。因此,各设备在数据发送前,可提前预知链路状态,及时诊断总线故障,并主动发起通讯切换,同时配合CPU数据重发机制,达到了数据不丢失的目的。
-
公开(公告)号:CN102447603A
公开(公告)日:2012-05-09
申请号:CN201210027601.2
申请日:2012-02-08
Applicant: 浙江中控技术股份有限公司
IPC: H04L12/40 , H04L12/403 , H04L12/417
Abstract: 本发明公开了一种基于链路状态在线实时诊断的总线冗余方法,主要包括:在采用串行总线进行数据通讯时,通过令牌轮询的方式,对链路中普通节点数据中地址标签进行解析,在链路调度设备中分析获得相应普通节点的在线状态信息,并通过实时广播发布,使整个链路上的所有设备均获得链路状态信息。同时,本发明还提供了基于链路状态在线实时诊断的总线冗余系统。通过本发明提供的方法,由于令牌周期较短,在较短的时间片内,总线节点的状态更新可及时的被发现。因此,各设备在数据发送前,可提前预知链路状态,及时诊断总线故障,并主动发起通讯切换,同时配合CPU数据重发机制,达到了数据不丢失的目的。
-
公开(公告)号:CN101464844B
公开(公告)日:2010-06-16
申请号:CN200910001238.5
申请日:2009-01-14
Applicant: 浙江中控技术股份有限公司
Abstract: 本发明公开了一种总线接口,包括总线数据处理模块、CPU接口模块、仲裁模块、以及RAM接口模块;总线数据处理模块、以及CPU接口模块向仲裁模块发送RAM使用权申请,由仲裁模块进行RAM使用者的确定。本发明同时公开了一种RAM使用权控制方法,该方法和总线接口能够有效控制通信时序,并提高通信速度、效率和实时性能。
-
公开(公告)号:CN101477504A
公开(公告)日:2009-07-08
申请号:CN200910005689.6
申请日:2009-02-19
Applicant: 浙江中控技术股份有限公司
Abstract: 本发明提供了一种数据传输系统和数据传输方法,该系统包括主设备以及与主设备相连的至少一个从设备,从设备包括从设备处理模块,与从设备处理模块相连的从设备接口模块,以及与从设备接口模块相连的存储模块,所述从设备处理模块用于读写从设备存储模块,主设备通过控制线、数据地址复用线和读写线与从设备接口模块相连,其中从设备接口模块包括:地址模块,用于根据主设备通过控制线发出的控制信号,将主设备通过数据地址复用线发出的地址信号转换为从设备的存储模块对应的地址信号发送给从设备的存储模块。解决了数据传输系统中并行总线走线多、结构复杂的问题。
-
公开(公告)号:CN101464844A
公开(公告)日:2009-06-24
申请号:CN200910001238.5
申请日:2009-01-14
Applicant: 浙江中控技术股份有限公司
Abstract: 本发明公开了一种总线接口,包括总线数据处理模块、CPU接口模块、仲裁模块、以及RAM接口模块;总线数据处理模块、以及CPU接口模块向仲裁模块发送RAM使用权申请,由仲裁模块进行RAM使用者的确定。本发明同时公开了一种RAM使用权控制方法,该方法和总线接口能够有效控制通信时序,并提高通信速度、效率和实时性能。
-
公开(公告)号:CN101477504B
公开(公告)日:2011-07-20
申请号:CN200910005689.6
申请日:2009-02-19
Applicant: 浙江中控技术股份有限公司
Abstract: 本发明提供了一种数据传输系统和数据传输方法,该系统包括主设备以及与主设备相连的至少一个从设备,从设备包括从设备处理模块,与从设备处理模块相连的从设备接口模块,以及与从设备接口模块相连的存储模块,所述从设备处理模块用于读写从设备存储模块,主设备通过控制线、数据地址复用线和读写线与从设备接口模块相连,其中从设备接口模块包括:地址模块,用于根据主设备通过控制线发出的控制信号,将主设备通过数据地址复用线发出的地址信号转换为从设备的存储模块对应的地址信号发送给从设备的存储模块。解决了数据传输系统中并行总线走线多、结构复杂的问题。
-
-
-
-
-