-
公开(公告)号:CN107168720B
公开(公告)日:2020-09-08
申请号:CN201710418801.3
申请日:2017-06-06
Applicant: 武汉虹信通信技术有限责任公司
IPC: G06F9/4401
Abstract: 本发明提供一种基于FPGA的SPI接口配置方法,用于在没有上位机的情况下完成SPI接口的配置,并支持在线修改SPI配置参数,包括设置JTAG下载器连接JTAG接口,JTAG接口通过配置连线连接FPGA,FPGA通过SPI总线连接到SPI器件;FPGA包括依次连接的ROM模块、SPI Ctrl模块和SPI接口模块,SPI模块通过SPI总线连接到SPI器件;对外围设备的初始配置包括将外围设备的配置脚本文件转换二进制编码文件,例化FPGA内部的ROM模块,对ROM模块进行初始化,FPGA通过SPI Ctrl模块配置的状态机,从ROM模块中将二进制编码命令传到SPI接口模块上,FPGA的SPI接口模块形成符合外围设备的SPI接口命令,对外围设备进行串行通信配置。
-
公开(公告)号:CN106406811B
公开(公告)日:2019-01-04
申请号:CN201610768508.5
申请日:2016-08-30
Applicant: 武汉虹信通信技术有限责任公司
IPC: G06F7/535
Abstract: 本发明提出了一种基于FPGA的数据流除法运行装置及方法,输入为i个位宽长度为A的数据流a0,a1,…,ai‑1,i个位宽长度为B的数据流b0,b1,…,bi‑1,输出为i个位宽长度为C的数据流c0,c1,…,ci‑1,实现包括取绝对值、扩展位宽、比特位分组、比特位判断、有效输出。其中,取绝对值是求取数据流b0,b1,…,bi‑1的绝对值,然后扩展数据流的当前数据位宽;将扩展位宽后的数据流当前数据按照比特位分组;判断分组后的比特位对应值是否是有效值;从分好的组里面选择有效的数据输出。本发明设计简单,不仅实现时间短,占用资源少,具有很强的通用性。
-
公开(公告)号:CN107168720A
公开(公告)日:2017-09-15
申请号:CN201710418801.3
申请日:2017-06-06
Applicant: 武汉虹信通信技术有限责任公司
IPC: G06F9/44
Abstract: 本发明提供一种基于FPGA的SPI接口配置方法,用于在没有上位机的情况下完成SPI接口的配置,并支持在线修改SPI配置参数,包括设置JTAG下载器连接JTAG接口,JTAG接口通过配置连线连接FPGA,FPGA通过SPI总线连接到SPI器件;FPGA包括依次连接的ROM模块、SPI Ctrl模块和SPI接口模块,SPI模块通过SPI总线连接到SPI器件;对外围设备的初始配置包括将外围设备的配置脚本文件转换二进制编码文件,例化FPGA 内部的ROM模块,对ROM模块进行初始化,FPGA 通过SPI Ctrl模块配置的状态机,从ROM模块中将二进制编码命令传到SPI接口模块上,FPGA的SPI接口模块形成符合外围设备的SPI接口命令,对外围设备进行串行通信配置。
-
公开(公告)号:CN106406811A
公开(公告)日:2017-02-15
申请号:CN201610768508.5
申请日:2016-08-30
Applicant: 武汉虹信通信技术有限责任公司
IPC: G06F7/535
Abstract: 本发明提出了一种基于FPGA的数据流除法运行装置及方法,输入为i个位宽长度为A的数据流a0,a1,…,ai-1,i个位宽长度为B的数据流b0,b1,…,bi-1,输出为i个位宽长度为C的数据流c0,c1,…,ci-1,实现包括取绝对值、扩展位宽、比特位分组、比特位判断、有效输出。其中,取绝对值是求取数据流b0,b1,…,bi-1的绝对值,然后扩展数据流的当前数据位宽;将扩展位宽后的数据流当前数据按照比特位分组;判断分组后的比特位对应值是否是有效值;从分好的组里面选择有效的数据输出。本发明设计简单,不仅实现时间短,占用资源少,具有很强的通用性。
-
公开(公告)号:CN106452614B
公开(公告)日:2019-06-11
申请号:CN201611229541.7
申请日:2016-12-27
Applicant: 武汉虹信通信技术有限责任公司
Abstract: 本发明提供一种基站中基于FPGA的功率检测方法,包括由FPGA计算数字功率,实现方式为计算平均功率,从寄存器读取后通过查找表的方式得到;利用连接在功率放大器末端的末级反馈端子,通过数模转换器将模拟值转换为数字值传给FPGA;FPGA通过查找表的方式将数字值转换为电压值;预先根据功率放大器的标定的曲线图,将电压对应的功率值通过查找表的方式保存在表格中,FPGA将电压值通过曲线图参数对应转换为功率;FPGA读取射频芯片的衰减值,得到对应的功率;综合推算下行的出口功率。本发明实现简单可行,耗时短,占用硬件资源少,通用性强。
-
公开(公告)号:CN106452614A
公开(公告)日:2017-02-22
申请号:CN201611229541.7
申请日:2016-12-27
Applicant: 武汉虹信通信技术有限责任公司
Abstract: 本发明提供一种基站中基于FPGA的功率检测方法,包括由FPGA计算数字功率,实现方式为计算平均功率,从寄存器读取后通过查找表的方式得到;利用连接在功率放大器末端的末级反馈端子,通过数模转换器将模拟值转换为数字值传给FPGA;FPGA通过查找表的方式将数字值转换为电压值;预先根据功率放大器的标定的曲线图,将电压对应的功率值通过查找表的方式保存在表格中,FPGA将电压值通过曲线图参数对应转换为功率;FPGA读取射频芯片的衰减值,得到对应的功率;综合推算下行的出口功率。本发明实现简单可行,耗时短,占用硬件资源少,通用性强。
-
-
-
-
-