一种智能电气设备的自动过热断路箱

    公开(公告)号:CN117894643B

    公开(公告)日:2024-05-31

    申请号:CN202410305900.0

    申请日:2024-03-18

    Applicant: 榆林学院

    Abstract: 本发明涉及断路箱领域,具体的说是一种智能电气设备的自动过热断路箱,包括箱体,箱体的内部设置有保护组件,保护组件上设置有分断组件,箱体的内壁上设置有断路组件,箱体的外壁上设置有隔离组件,保护组件包括固定柱,固定柱固定连接在箱体的内壁上,固定柱的另一端固定连接有热感器,通过双向气缸推动两个固定钩带动拉环移动,拉环推动两个推杆带动接电块插接在凹槽内部,使接电块与固定帽相连接,进而使导线与断路器相连接,当箱体受到外部影响内部温度上升时,通过热感器感应温度的变化,当温度超过热感器设定的阈值时,热感器控制双向气缸收缩,进而带动推杆拉动接电块与固定帽分开,使电路断开,防止温度过高导致电路短路。

    基于LabVIEW的SRAM读写间接测试装置及方法

    公开(公告)号:CN108257646A

    公开(公告)日:2018-07-06

    申请号:CN201810270107.6

    申请日:2018-03-29

    Applicant: 榆林学院

    Inventor: 党学立 王雯

    Abstract: 基于LabVIEW的SRAM读写间接测试装置及方法,用于解决现有的直接读写SRAM的测试界面不友好;直接读写SRAM的控制配置不灵活的技术问题。本发明采用FPGA电路模块接收从串口发送的SRAM信号参数数据;采用被测芯片IS61LV10248电路模块作为被测对象;采用基于LabVIEW的SRAM读写间接测试控制面板模块编写前面板人机交互界面;采用写操作控制命令模块执行SRAM写操作;采用读取数据命令模块执行SRAM读操作;采用底层串口驱动模块进行数据交互。本发明的有益效果是:测试界面简单,直观,能很方便地创建用户界面;时序参数调整方便;集成度高,可靠性好,外部的干扰较少。

    一种智能电气设备的自动过热断路箱

    公开(公告)号:CN117894643A

    公开(公告)日:2024-04-16

    申请号:CN202410305900.0

    申请日:2024-03-18

    Applicant: 榆林学院

    Abstract: 本发明涉及断路箱领域,具体的说是一种智能电气设备的自动过热断路箱,包括箱体,箱体的内部设置有保护组件,保护组件上设置有分断组件,箱体的内壁上设置有断路组件,箱体的外壁上设置有隔离组件,保护组件包括固定柱,固定柱固定连接在箱体的内壁上,固定柱的另一端固定连接有热感器,通过双向气缸推动两个固定钩带动拉环移动,拉环推动两个推杆带动接电块插接在凹槽内部,使接电块与固定帽相连接,进而使导线与断路器相连接,当箱体受到外部影响内部温度上升时,通过热感器感应温度的变化,当温度超过热感器设定的阈值时,热感器控制双向气缸收缩,进而带动推杆拉动接电块与固定帽分开,使电路断开,防止温度过高导致电路短路。

    一种SRAM存储模块读操作时序偏移量测试方法

    公开(公告)号:CN108447521A

    公开(公告)日:2018-08-24

    申请号:CN201810254979.3

    申请日:2018-03-27

    Applicant: 榆林学院

    Inventor: 党学立 王雯 张静

    Abstract: 本发明公开了一种SRAM存储模块读操作时序偏移量测试方法,包括FPGA电路,JTAG电路模块,时钟电路,按键电路,LCD显示电路,测试模块;其中,FPGA电路对电路进行系统控制;LCD显示电路,显示读出的测试数据,该电路的输入端接FPGA电路模块的输出端;按键电路,接收输入的信号,该电路的输出端接FPGA电路模块的输入端;测试模块的输出端接FPGA电路模块的输入端,测试模块的输入端接FPGA电路模块的输出端。本发明的有益效果是:时序参数调整方便;本方法采用7个按键,来进行时序参数的输入,通过这些按键的微调,能快速地测试出时序的偏移量,并实时显示在LCD上;外围电路少,调试灵活,可靠性高。

    一种制备酸奶的发酵设备

    公开(公告)号:CN221864474U

    公开(公告)日:2024-10-22

    申请号:CN202420445580.4

    申请日:2024-03-07

    Applicant: 榆林学院

    Abstract: 本实用新型提供一种制备酸奶的发酵设备,包括发酵罐,所述发酵罐包括内罐,内罐内部形成有发酵腔,发酵腔内部设有混合加热的混合机构一以及混合机构二,内罐顶部设有顶盖,顶盖内部设有为混合机构一提供动力的驱动机构一以及为混合机构二提供动力的驱动机构二;所述混合机构一位于发酵腔内侧顶部,混合机构一包括顶环一、上混合管、底环一、驱动环以及驱动环,顶环一底面设有上混合管、上混合管底端设有底环一。本实用新型通过混合机构一与混合机构二内部设置的多个上混合管,能够通过内部设置的加热杆二由发酵腔内部多个位置进行转动加热,进而能够提高该发酵设备加热控温的效率以及牛奶料液受热的均匀性。

    一种SRAM存储模块读操作时序偏移量测试装置

    公开(公告)号:CN207947070U

    公开(公告)日:2018-10-09

    申请号:CN201820427740.7

    申请日:2018-03-27

    Applicant: 榆林学院

    Inventor: 党学立 王雯 张静

    Abstract: 一种SRAM存储模块读操作时序偏移量测试装置,包括FPGA电路,JTAG电路模块,时钟电路,按键电路,LCD显示电路,测试模块;其中,FPGA电路对电路进行系统控制;LCD显示电路,显示读出的测试数据,该电路的输入端接FPGA电路模块的输出端;按键电路,接收输入的信号,该电路的输出端接FPGA电路模块的输入端;测试模块的输出端接接FPGA电路模块的输入端,测试模块的输入端接FPGA电路模块的输出端。本实用新型的有益效果是:时序参数调整方便。本方法采用7个按键,来进行时序参数的输入,通过这些按键的微调,能快速地测试出时序的偏移量,并实时显示在LCD上;外围电路少,调试灵活,可靠性高。(ESM)同样的发明创造已同日申请发明专利

    音乐录制的综合控制装置

    公开(公告)号:CN205721200U

    公开(公告)日:2016-11-23

    申请号:CN201620312791.6

    申请日:2016-04-14

    Applicant: 榆林学院

    Abstract: 一种音乐录制的综合控制装置,它具有对电路进行控制的FPGA电路;录音电路,该电路的输出端接FPGA电路的输入端;控制电路,该电路与FPGA电路相连;显示电路,该电路与FPGA电路相连;PCI电路,该电路与FPGA电路相连,该装置设计合理、电路简单、集成度高、外围元件少、具有PCI接口便于与外围设备高速传输数据、数据处理速度快、可在线调试,可应用于实验室音乐录制装置。

    录音与放音综合控制装置

    公开(公告)号:CN205665534U

    公开(公告)日:2016-10-26

    申请号:CN201620366395.1

    申请日:2016-04-27

    Applicant: 榆林学院

    Abstract: 一种录音与放音综合控制装置,它具有对电路进行控制的FPGA电路;录音电路,该电路的输出端接FPGA电路和功放的输入端;控制电路,该电路与FPGA电路相连;功放电路,该电路的输入端接FPGA电路的输出端;PCI电路,该电路与FPGA电路相连,该装置设计合理、电路简单、集成度高、外围元件少、具有PCI接口便于与外围设备高速传输数据、数据处理速度快、可在线调试,可应用于实验室录音与放音装置。

    基于FPGA的三角波信号发生器

    公开(公告)号:CN205596080U

    公开(公告)日:2016-09-21

    申请号:CN201620284522.3

    申请日:2016-04-07

    Applicant: 榆林学院

    Abstract: 一种基于FPGA的三角波信号发生器,它具有对电路进行控制的FPGA电路;三角波产生电路,该电路的输入端接FPGA电路的输出端;通信电路,该电路与FPGA电路相连,该装置设计合理、电路简单、集成度高、外围元件少、能产生稳定信号,可应用于实验室三角波信号发生装置。

    节水灌溉流量监控装置
    10.
    实用新型

    公开(公告)号:CN205594370U

    公开(公告)日:2016-09-21

    申请号:CN201620295478.6

    申请日:2016-04-11

    Applicant: 榆林学院

    Abstract: 一种节水灌溉流量监控装置,对整个装置进行控制的FPGA电路;定时电路,该电路的输出端接FPGA电路;通信电路,该电路与FPGA电路相连;显示电路,该电路的输入端接FPGA电路。本实用新型具有电路简单,调试方便,操作简单,2路监控电路监控效果好,可以实时显示监控结果的优点。

Patent Agency Ranking