-
公开(公告)号:CN112054797A
公开(公告)日:2020-12-08
申请号:CN202011050494.6
申请日:2020-09-29
Applicant: 桂林电子科技大学
Abstract: 本发明公开一种适用于高速DAC的电流开关驱动器,由同步锁存电路、限幅低交叉电路和电流开关电路组成;同步锁存电路的同步锁存电路输入采样时钟信号CLK和输入信号VIN;同步锁存电路的同步锁存信号DP和DN的输出端分别连接限幅低交叉电路的同步锁存信号DP和DN的输入端;限幅低交叉电路的开关驱动信号DSP和DSN的输出端分别连接电流开关电路的开关驱动信号DSP和DSN的输入端连接;电流开关电路输出输出信号OUTP和OUTN。本发明能够有效降低开关信号幅度和开关信号交叉点,并减小版图的面积。
-
公开(公告)号:CN112054797B
公开(公告)日:2025-04-04
申请号:CN202011050494.6
申请日:2020-09-29
Applicant: 桂林电子科技大学
Abstract: 本发明公开一种适用于高速DAC的电流开关驱动器,由同步锁存电路、限幅低交叉电路和电流开关电路组成;同步锁存电路的同步锁存电路输入采样时钟信号CLK和输入信号VIN;同步锁存电路的同步锁存信号DP和DN的输出端分别连接限幅低交叉电路的同步锁存信号DP和DN的输入端;限幅低交叉电路的开关驱动信号DSP和DSN的输出端分别连接电流开关电路的开关驱动信号DSP和DSN的输入端连接;电流开关电路输出输出信号OUTP和OUTN。本发明能够有效降低开关信号幅度和开关信号交叉点,并减小版图的面积。
-
公开(公告)号:CN212543759U
公开(公告)日:2021-02-12
申请号:CN202022190646.4
申请日:2020-09-29
Applicant: 桂林电子科技大学
Abstract: 本实用新型公开一种适用于高速DAC的电流开关驱动器,由同步锁存电路、限幅低交叉电路和电流开关电路组成;同步锁存电路的同步锁存电路输入采样时钟信号CLK和输入信号VIN;同步锁存电路的同步锁存信号DP和DN的输出端分别连接限幅低交叉电路的同步锁存信号DP和DN的输入端;限幅低交叉电路的开关驱动信号DSP和DSN的输出端分别连接电流开关电路的开关驱动信号DSP和DSN的输入端连接;电流开关电路输出输出信号OUTP和OUTN。本实用新型能够有效降低开关信号幅度和开关信号交叉点,并减小版图的面积。(ESM)同样的发明创造已同日申请发明专利
-
-