-
公开(公告)号:CN100405303C
公开(公告)日:2008-07-23
申请号:CN200510103403.X
申请日:2005-09-15
Applicant: 株式会社日立制作所
IPC: G06F9/46
CPC classification number: G06F12/109 , G06F12/1081
Abstract: 提供一种通道适配器,在多个OS运行的数据处理系统中,其不必变更用于进行输入/输出处理的控制数据,只通过制作地址变换表就可以由多个OS共用。对于1个通道适配器,多个OS使用各自标识符不同的输入/输出处理控制数据,在不同的OS之间不必共用对所述适配器的输入/输出处理控制数据来进行输入/输出处理。另外,数据处理系统将各个OS制作出的多个地址变换表重新制作为1个虚拟地址变换表,通道适配器使用该虚拟地址变换表处理多个OS上的输入/输出控制数据。
-
公开(公告)号:CN101308466A
公开(公告)日:2008-11-19
申请号:CN200810092538.4
申请日:2005-09-15
Applicant: 株式会社日立制作所
IPC: G06F9/50
CPC classification number: G06F12/109 , G06F12/1081
Abstract: 提供一种数据处理方法,在多个OS运行的数据处理系统中,其不必变更用于进行输入/输出处理的控制数据,只通过制作地址变换表就可以由多个OS共用。对于1个通道适配器,多个OS使用各自标识符不同的输入/输出处理控制数据,在不同的OS之间不必共用对所述适配器的输入/输出处理控制数据来进行输入/输出处理。另外,数据处理系统将各个OS制作出的多个地址变换表重新制作为1个虚拟地址变换表,通道适配器使用该虚拟地址变换表处理多个OS上的输入/输出控制数据。
-
公开(公告)号:CN101308466B
公开(公告)日:2011-07-06
申请号:CN200810092538.4
申请日:2005-09-15
Applicant: 株式会社日立制作所
IPC: G06F9/50
CPC classification number: G06F12/109 , G06F12/1081
Abstract: 提供一种数据处理方法,在多个OS运行的数据处理系统中,其不必变更用于进行输入/输出处理的控制数据,只通过制作地址变换表就可以由多个OS共用。对于1个通道适配器,多个OS使用各自标识符不同的输入/输出处理控制数据,在不同的OS之间不必共用对所述适配器的输入/输出处理控制数据来进行输入/输出处理。另外,数据处理系统将各个OS制作出的多个地址变换表重新制作为1个虚拟地址变换表,通道适配器使用该虚拟地址变换表处理多个OS上的输入/输出控制数据。
-
公开(公告)号:CN1749967A
公开(公告)日:2006-03-22
申请号:CN200510103403.X
申请日:2005-09-15
Applicant: 株式会社日立制作所
IPC: G06F9/46
CPC classification number: G06F12/109 , G06F12/1081
Abstract: 提供一种通道适配器,在多个OS运行的数据处理系统中,其不必变更用于进行输入/输出处理的控制数据,只通过制作地址变换表就可以由多个OS共用。对于1个通道适配器,多个OS使用各自标识符不同的输入/输出处理控制数据,在不同的OS之间不必共用对所述适配器的输入/输出处理控制数据来进行输入/输出处理。另外,数据处理系统将各个OS制作出的多个地址变换表重新制作为1个虚拟地址变换表,通道适配器使用该虚拟地址变换表处理多个OS上的输入/输出控制数据。
-
公开(公告)号:CN104969167B
公开(公告)日:2018-01-09
申请号:CN201380071894.7
申请日:2013-05-31
Applicant: 株式会社日立制作所
CPC classification number: G06F3/061 , G06F3/0613 , G06F3/0631 , G06F3/0658 , G06F3/0659 , G06F3/0673 , G06F3/0689
Abstract: 主机(101)对设置于对多个存储区域进行访问的接口、且与所述多个存储区域分别对应的多个处理器进行控制,该主机(101)具有:更新部(701),当输入有分别输出至所述多个存储区域中的某一个存储区域的指令的指令列时,对如下负荷进行更新,该负荷是由所述多个处理器中的各处理器针对与该处理器对应的存储区域正在执行中的指令引起的负荷;选择部(702),对于所述指令列中的某一个指令,基于利用所述更新部(701)更新后的、按每个处理器的正在执行中的指令而引起的负荷,从所述多个处理器中选择成为所述某一个指令的分配目的地的处理器;以及输出部(703),将所述某一个指令输出至由所述选择部(702)选择的处理器。
-
公开(公告)号:CN104969167A
公开(公告)日:2015-10-07
申请号:CN201380071894.7
申请日:2013-05-31
Applicant: 株式会社日立制作所
CPC classification number: G06F3/061 , G06F3/0613 , G06F3/0631 , G06F3/0658 , G06F3/0659 , G06F3/0673 , G06F3/0689
Abstract: 主机(101)对设置于对多个存储区域进行访问的接口、且与所述多个存储区域分别对应的多个处理器进行控制,该主机(101)具有:更新部(701),当输入有分别输出至所述多个存储区域中的某一个存储区域的指令的指令列时,对如下负荷进行更新,该负荷是由所述多个处理器中的各处理器针对与该处理器对应的存储区域正在执行中的指令引起的负荷;选择部(702),对于所述指令列中的某一个指令,基于利用所述更新部(701)更新后的、按每个处理器的正在执行中的指令而引起的负荷,从所述多个处理器中选择成为所述某一个指令的分配目的地的处理器;以及输出部(703),将所述某一个指令输出至由所述选择部(702)选择的处理器。
-
-
-
-
-