半导体装置
    2.
    发明公开
    半导体装置 审中-实审

    公开(公告)号:CN117767733A

    公开(公告)日:2024-03-26

    申请号:CN202310041309.4

    申请日:2023-01-13

    Abstract: 实施方式提供使输出电压在短时间内成为0V的半导体装置。实施方式的半导体装置包括第一及第二端子、第一~第四晶体管和控制电路。第一晶体管包括与第一结点连接的第一端和与第一端子连接的第二端。第二晶体管包括与第二结点连接的第一端和与第二端子连接的第二端。第三晶体管包括与供给第一电压的第三结点连接的第一端和与第一结点连接的第二端。第四晶体管包括与第三结点连接的第一端和与第二结点连接的第二端。控制电路在第一电压向第三结点的供给停止时,将第二晶体管从截止状态设为导通状态,将第三晶体管及第四晶体管从导通状态设为截止状态,在经过第一期间后,将第一晶体管从截止状态设为导通状态。

    半导体装置
    3.
    发明公开
    半导体装置 审中-实审

    公开(公告)号:CN115694455A

    公开(公告)日:2023-02-03

    申请号:CN202210015162.7

    申请日:2022-01-07

    Abstract: 实施方式提供能够抑制截止动作中的不希望的供电的半导体装置。实施方式的半导体装置具备第一端子(PVOUT)、第二端子(PGND)、以及第一电路(12)。第一电路包含第一开关元件(Q2)、第一电阻(R5)、以及第二开关元件(Q4)。第一开关元件的第一端连接于被供给第一电压(VH)的第一节点(N1)。第一开关元件的第二端连接于第一端子。第一开关元件的栅极连接于第一节点与第二端子之间。第一电阻与第二开关元件串联连接于第一节点与第二端子之间。半导体装置在停止向第一节点供给第一电压时,将第一开关元件以及第二开关元件由截止状态设为导通状态。

    半导体电路
    5.
    发明公开
    半导体电路 审中-实审

    公开(公告)号:CN118693975A

    公开(公告)日:2024-09-24

    申请号:CN202310862749.6

    申请日:2023-07-14

    Abstract: 本发明的实施方式涉及半导体电路。实施方式的半导体电路包括:开关电路(11),包括控制第一电源电压(VIN1)的输出的第一开关(SWA)和控制第二电源电压(VIN2)的输出的第二开关(SWA),切换第一及第二电源电压(VIN1、VIN2);以及控制电路(15),接收与第一电源电压(VIN1)的输入建立关联的第一控制信号(EN1)及第二电源电压(VIN2)的输入所关联的第二控制信号(EN2),检测第一及第二电源电压(VIN1、VIN2)的输入,基于第一及第二控制信号(EN1、EN2)和第一及第二电源电压(VIN1、VIN2)的检测结果,控制开关电路(11)的动作模式。

Patent Agency Ranking