-
公开(公告)号:CN101501996A
公开(公告)日:2009-08-05
申请号:CN200780029451.6
申请日:2007-03-13
Applicant: 松下电器产业株式会社
Abstract: 本发明提供一种电流相加型DAC。在多通道电流相加型DA转换器、例如2通道电流相加型DA转换器中,在其中各通道的电流源矩阵(2a、2b)内分别配置有可成为电流源(Ia、Ib)的电流镜源的基准电流源(Irefa、Irefb)。在工作时,通过控制信号6a、6b来选择处于没有切断电源的通道的电流源矩阵内的基准电流源(Irefa)或(Irefb)进行使用。因此,即使在某个通道被切断了电源的状态下,也能将其他通道的满刻度电流维持为恒定值而不发生变化。
-
公开(公告)号:CN101578561B
公开(公告)日:2012-06-27
申请号:CN200880001383.7
申请日:2008-06-04
Applicant: 松下电器产业株式会社
IPC: G05F3/26
CPC classification number: H03K17/223 , H03K17/30 , H03K17/6871
Abstract: 本发明提供一种快速恢复电路,在半导体电路从断电状态恢复到工作状态时使用,所述半导体电路在基准电压端子(RT)上连接有用于稳定基准电压的稳定化电容(2),在该快速恢复电路中,由电流镜电路(40)返回生成滞环比较器(1)的关断侧阈值电压refl的第一电流通路(Ph1)的电流(Ia)而生成第二电流通路(Ph2)的电流(Ib),其中该第二电流通路生成上述基准电压(Vbias)。比较器(1)被输入上述基准电压(Vbias)作为输入电压(vin)。在上述比较器(1)中,当基准电压(Vbias)变得与上述关断侧阈值电压(refl)相等时,立即停止电流源(I1)对稳定化电容(2)的充电。上述比较器(1)的阈值电压(refl)被设定为要成为基准电压端子(RT)的基准电压(Vbias)的所希望电压值。
-
公开(公告)号:CN101292426B
公开(公告)日:2011-04-06
申请号:CN200680038633.5
申请日:2006-03-13
Applicant: 松下电器产业株式会社
Abstract: 在多通道电流相加型DAC中,例如在2通道电流相加型DAC中,各通道(A、B)分别由两个小电流的电流源((I11、I12)、(I21、I22)…)构成与数字输入信号(DS)的位数对应的多个电流源(I1、I2…)。当在任一通道中将满标电流限制得较小时,各两个分支电流源通过开关(Sa1、Sa2)仅使其中任一个断开。因此,共用偏置电路的同时,各通道可各自不降低分辨率地调整满标电流。
-
公开(公告)号:CN101501996B
公开(公告)日:2011-09-07
申请号:CN200780029451.6
申请日:2007-03-13
Applicant: 松下电器产业株式会社
Abstract: 本发明提供一种电流相加型DAC。在多通道电流相加型DA转换器、例如2通道电流相加型DA转换器中,在其中各通道的电流源矩阵(2a、2b)内分别配置有可成为电流源(Ia、Ib)的电流镜源的基准电流源(Irefa、Irefb)。在工作时,通过控制信号6a、6b来选择处于没有切断电源的通道的电流源矩阵内的基准电流源(Irefa)或(Irefb)进行使用。因此,即使在某个通道被切断了电源的状态下,也能将其他通道的满刻度电流维持为恒定值而不发生变化。
-
公开(公告)号:CN101292426A
公开(公告)日:2008-10-22
申请号:CN200680038633.5
申请日:2006-03-13
Applicant: 松下电器产业株式会社
Abstract: 在多通道电流相加型DAC中,例如在2通道电流相加型DAC中,各通道(A、B)分别由两个小电流的电流源((I11、I12)、(I21、I22)…)构成与数字输入信号(DS)的位数对应的多个电流源(I1、I2…)。当在任一通道中将满标电流限制得较小时,各两个分支电流源通过开关(Sa1、Sa2)仅使其中任一个断开。因此,共用偏置电路的同时,各通道可各自不降低分辨率地调整满标电流。
-
公开(公告)号:CN102365825A
公开(公告)日:2012-02-29
申请号:CN200980158354.6
申请日:2009-08-19
Applicant: 松下电器产业株式会社
CPC classification number: H03H11/04 , H03H17/0223 , H03H2017/0247 , H04L25/02 , H04L27/36 , H04L27/38 , H04L27/3845
Abstract: 在使用数字滤波器和DAC的滤波器电路中,滤波器电路(1)具备2个并联构成的数字滤波器(2)、DAC(3)、LPF(5)。在DAC(3)内具备2个并联构成的解码器(3)、并行/串行转换器(8)、开关驱动器(9)、和开关(10)。PLL电路(4)向DAC(3)提供基准时钟(CLK1)。在上述DAC(3)内具备分频器(6)。上述分频器(6)2分频上述基准时钟(CLK1),将此2分频时钟(CLK2)提供给DAC(3)内的并行处理部(2个解码器(7)及并行/串行转换器(8))、和上述2个数字滤波器(2)。因此,就能容易地确保定时余量,可在几GHz左右的高速通信中使用。
-
公开(公告)号:CN102017411A
公开(公告)日:2011-04-13
申请号:CN200980115309.2
申请日:2009-04-06
Applicant: 松下电器产业株式会社
CPC classification number: H03M1/0836 , H03K5/15013 , H03K17/002 , H03M1/0624 , H03M1/745
Abstract: 本发明提供一种多信号开关电路、电流开关单元电路、锁存电路、电流相加型DAC、和半导体集成电路、视频设备、通信设备。在使用4个输入信号IN1~IN4的多信号开关电路中,配置4输入锁存电路(3b)。该4输入锁存电路(3b),在上述4个信号IN1~IN4中的1个取“L”、3个取“H”时,由4个NAND电路(6”)构成。各NAND电路(6”)的输出分别与上述4个输入信号IN1~IN4中的1个连接,将与输出连接的信号以外的剩余3个信号作为输入。因此,即使在具有3个以上输入信号的多信号开关电路中也能有效防止要输出的多信号间的定时误差。
-
公开(公告)号:CN101578561A
公开(公告)日:2009-11-11
申请号:CN200880001383.7
申请日:2008-06-04
Applicant: 松下电器产业株式会社
IPC: G05F3/26
CPC classification number: H03K17/223 , H03K17/30 , H03K17/6871
Abstract: 本发明提供一种快速恢复电路,在半导体电路从断电状态恢复到工作状态时使用,所述半导体电路在基准电压端子(RT)上连接有用于稳定基准电压的稳定化电容(2),在该快速恢复电路中,由电流镜电路(40)返回生成滞环比较器(1)的关断侧阈值电压ref1的第一电流通路(Ph1)的电流(Ia)而生成第二电流通路(Ph2)的电流(Ib),其中该第二电流通路生成上述基准电压(Vbias)。比较器(1)被输入上述基准电压(Vbias)作为输入电压(vin)。在上述比较器(1)中,当基准电压(Vbias)变得与上述关断侧阈值电压(ref1)相等时,立即停止电流源(I1)对稳定化电容(2)的充电。上述比较器(1)的阈值电压(ref1)被设定为要成为基准电压端子(RT)的基准电压(Vbias)的所希望电压值。
-
-
-
-
-
-
-