多线程处理器
    2.
    发明授权

    公开(公告)号:CN101178646B

    公开(公告)日:2012-06-20

    申请号:CN200710185094.4

    申请日:2007-11-08

    CPC classification number: G06F9/3885 G06F9/3802 G06F9/3814 G06F9/3851

    Abstract: 一种多线程处理器,可以准确地估算对线程需要的处理时间,并且同时执行多个指令流,该多线程处理器包括:运算器群组,执行多个指令;指令调度器,按每个所述指令流,对在该指令流中包含的指令进行分组,从而分为由可以向所述运算器群组同时发行的指令组成的组;指令缓冲器,以由所述指令调度器分成的组为单位,并按每个所述指令流保存在该指令流中包含的指令;以及发行指令决定部,按多线程处理器的每个执行周期,以组为单位从所述指令缓冲器读出指令,并向所述运算器群组发行读出后的所述指令。

    能够减少转移故障的具有小尺寸电路的流水线处理器

    公开(公告)号:CN1206144A

    公开(公告)日:1999-01-27

    申请号:CN98103178.1

    申请日:1998-06-29

    CPC classification number: G06F9/381 G06F9/322 G06F9/325

    Abstract: 高速执行一程序循环的处理器。当该转移目标信息寄存指令由一指令译码器译码时,在一取出指令缓冲器中的代码被传送到一转移目标指令寄存器中,并且在一译码指令计数器中的一被位移指针被传送到一转移目标取出地址寄存器中。在高速循环指令由指令译码器译码并且满足一转移条件时,在转移目标取出地址寄存器中的指针被传送到一取出指令计数器和译码指令寄存器而在转移目标指令寄存器中的代码被传送到一译码指令缓冲器中。

    多线程处理器和数字电视系统

    公开(公告)号:CN102317912A

    公开(公告)日:2012-01-11

    申请号:CN201080007900.9

    申请日:2010-02-16

    CPC classification number: G06F9/52 G06F12/1027

    Abstract: 本发明的处理器系统(10)具有:物理处理器(121)和上下文存储器(127),保持TVID(140),该TVID(140)表示多个线程中的每一个线程是属于主机处理的线程还是属于介质处理的线程;虚拟监视器级的OS,将多个资源分割成与属于主机处理的线程对应的第1资源和与属于介质处理的线程对应的第2资源;TLB(104)、高速缓冲存储器(109)和FPU分配部(108)等,参照TVID(140),对属于主机处理的线程分配第1资源,对属于介质处理的线程分配第2资源;以及执行部(101),使用被分配的资源执行线程。

    数据处理装置
    5.
    发明授权

    公开(公告)号:CN1093286C

    公开(公告)日:2002-10-23

    申请号:CN95106576.9

    申请日:1995-06-06

    CPC classification number: G06F9/382 G06F9/3802 G06F9/3814 G06F9/3869

    Abstract: 本发明中对应于可执行特定种类指令的两个指令执行部设置了用于选择所输入的指令中的一个、并输出到各指令执行部的指令选择电路。2条指令总线连接在指令待机部。指令待机部和各指令选择电路的输入部由2条待机指令总线连接着。由控制部检出从指令总线来的指令中在哪个指令执行部都未被执行的指令,使该指令在指令先进先出电路中待机后,从指令待机总线输入到指令选择电路,使其选择下面的选择时间。由此,能够迅速地并行进行不同种类指令的处理。

    数据处理装置
    6.
    发明公开

    公开(公告)号:CN1115056A

    公开(公告)日:1996-01-17

    申请号:CN95106576.9

    申请日:1995-06-06

    CPC classification number: G06F9/382 G06F9/3802 G06F9/3814 G06F9/3869

    Abstract: 设置选择对于可执行特定种类指令的两个指令执行部的输入端的一个指令,并输出到各指令执行部的指令选择电路。2条指令总线连接在指令待机部。指令待机部和各指令选择电路的输入部由2条待机指令总线连接着。由控制部检出从指令总线来的指令中在哪个指令执行部都未被执行的指令,使该指令在指令先输入先输出电路中待机后,从指令待机总线输入到指令选择电路,使其选择下面的选择时间。

    数据处理装置
    7.
    发明授权

    公开(公告)号:CN1257451C

    公开(公告)日:2006-05-24

    申请号:CN02105824.5

    申请日:1995-06-06

    CPC classification number: G06F9/382 G06F9/3802 G06F9/3814 G06F9/3869

    Abstract: 本发明其目的是在考虑到达超高速缓冲存储器的地址信号的延迟量的基础上,由设置可以得到具有最佳定时的超高速缓冲存储器动作定时控制信号的物理构成,来谋求数据处理装置动作的高速化,本发明提供了一种至少配置有超高速缓冲存储器的数据处理装置,具有产生地址信号(S22)的地址发生装置;以和地址信号(S22)的变化定时一致的定时产生地址同步时钟脉冲信号(S10)的时钟脉冲发生装置;用上述地址同步时钟脉冲控制信号(S10)控制上述超高速缓冲存储器的动作定时的超高速缓冲器控制装置。

Patent Agency Ranking