-
公开(公告)号:CN106469020B
公开(公告)日:2019-08-09
申请号:CN201510511518.6
申请日:2015-08-19
Applicant: 旺宏电子股份有限公司
IPC: G06F3/06
Abstract: 本发明公开了一种高速缓存元件(buffer cache device),可通过至少一个应用程序(application)或取至少一数据。其中,高速缓存元件包括:第一阶高速缓存、第二阶高速缓存以及控制器。第一阶高速缓存是用来接收并储存此一数据。第二阶高速缓存具有与第一阶高速缓存不同的存储单元结构。控制器用来将储存于第一阶高速缓存中的数据写入第二阶高速缓存。
-
公开(公告)号:CN106469020A
公开(公告)日:2017-03-01
申请号:CN201510511518.6
申请日:2015-08-19
Applicant: 旺宏电子股份有限公司
IPC: G06F3/06
Abstract: 本发明公开了一种高速缓存元件(buffercache device),可通过至少一个应用程序(application)或取至少一数据。其中,高速缓存元件包括:第一阶高速缓存、第二阶高速缓存以及控制器。第一阶高速缓存是用来接收并储存此一数据。第二阶高速缓存具有与第一阶高速缓存不同的存储单元结构。控制器用来将储存于第一阶高速缓存中的数据写入第二阶高速缓存。
-
公开(公告)号:CN106201664B
公开(公告)日:2019-05-14
申请号:CN201510245391.8
申请日:2015-05-14
Applicant: 旺宏电子股份有限公司
IPC: G06F9/46
Abstract: 本发明公开了一种具应用程序信息感知的数据处理方法以及系统,该数据处理系统包括储存装置、接口模块以及排程器。接口模块经由第一数据路径发送非优先次序化要求,并经由第二数据路径传递应用程序的应用层信息。排程器耦接至第一及第二数据路径,其分别依据从该第一及第二数据路径所接收到的非优先次序化要求以及应用层信息致能对储存装置的存取。
-
公开(公告)号:CN106201664A
公开(公告)日:2016-12-07
申请号:CN201510245391.8
申请日:2015-05-14
Applicant: 旺宏电子股份有限公司
IPC: G06F9/46
CPC classification number: G06F9/4881 , G06F9/4812
Abstract: 本发明公开了一种具应用程序信息感知的数据处理方法以及系统,该数据处理系统包括储存装置、接口模块以及排程器。接口模块经由第一数据路径发送非优先次序化要求,并经由第二数据路径传递应用程序的应用层信息。排程器耦接至第一及第二数据路径,其分别依据从该第一及第二数据路径所接收到的非优先次序化要求以及应用层信息致能对储存装置的存取。
-
-
-