-
公开(公告)号:CN101421928A
公开(公告)日:2009-04-29
申请号:CN200780003578.0
申请日:2007-01-26
Applicant: 日本电波工业株式会社
Abstract: 本发明提供一种VCO驱动电路以及频率合成器,降低从VCO的控制端子观察的阻抗而可以防止VCO的相位噪声特性劣化。VCO驱动电路以及具备该VCO驱动电路的频率合成器具有:粗调用DAC(4),输入粗调用频率的数字数据,并输出模拟信号;微调用DAC(6),输入微调用频率的数字数据,并输出模拟信号;LPF(5),去除来自粗调用DAC(4)的输出的噪声而作为向VCO的控制端子的输入、且响应速度慢;LPF(7),将来自微调用DAC(6)的输出转换成电压并进行信号的平滑化、且响应速度快;电阻(R6),连接LPF(5)的输入级和LPF(7)的输入级;以及电容器(C8),进行电容耦合,以使LPF(7)的输出加到LPF(5)的输出。
-
公开(公告)号:CN101908857A
公开(公告)日:2010-12-08
申请号:CN201010198515.9
申请日:2010-06-07
Applicant: 日本电波工业株式会社
CPC classification number: H03B5/1231 , H03B5/1203 , H03B5/1237
Abstract: 本发明提供一种能够除去电源噪声而使低频噪声的特性良好的低噪声电压控制振荡电路。该低噪声电压控制振荡电路通过在驱动用晶体管(Q1)的基极和GND之间设置电容器(C11),由此能够除去输入到该基极的低频噪声,通过将hFE低的晶体管作为驱动用晶体管(Q1),能够除去从电源输入的低频噪声,通过在振荡用晶体管(Q2)的发射极侧设置线圈(L3),能够使频率特性宽频带化而使相位噪声的频率特性良好,通过在振荡用晶体管(Q2)的发射极侧,在VCO的振荡频带的中心附近设定由电容器(C7)和线圈(L3)构成的共振电路的共振频率,能够成为难以受到噪声的影响的振荡频率。
-
公开(公告)号:CN101421929A
公开(公告)日:2009-04-29
申请号:CN200780003588.4
申请日:2007-02-23
Applicant: 日本电波工业株式会社
IPC: H03L7/107
Abstract: 在现有的PLL电路中相位噪声的抑制特性由于温度、个体差而产生偏差,并且在宽频带中难以得到稳定的抑制特性,本发明提供一种吸收由温度、个体差引起的相位噪声特性的变动并在宽频带中可得到稳定的相位噪声的抑制特性的PLL电路。该PLL电路在相位比较器的后级具备:保存对环路增益进行调节的第一参数的第一寄存器(6);将相位比较器(4)的输出与第一参数相乘的第一乘法器(7);保存对响应特性进行调节的第二参数的第二寄存器(12);将第一乘法器的输出与第二参数相乘的第二乘法器(13);以及根据使用频带·周围的温度·装置的个体差而对第一以及第二寄存器设定最佳的参数的CPU(20),将环路增益和响应特性调整到最佳值,在宽频带中得到良好的抑制特性。
-
公开(公告)号:CN101908857B
公开(公告)日:2012-11-21
申请号:CN201010198515.9
申请日:2010-06-07
Applicant: 日本电波工业株式会社
CPC classification number: H03B5/1231 , H03B5/1203 , H03B5/1237
Abstract: 本发明提供一种能够除去电源噪声而使低频噪声的特性良好的低噪声电压控制振荡电路。该低噪声电压控制振荡电路通过在驱动用晶体管(Q1)的基极和GND之间设置电容器(C11),由此能够除去输入到该基极的低频噪声,通过将hFE低的晶体管作为驱动用晶体管(Q1),能够除去从电源输入的低频噪声,通过在振荡用晶体管(Q2)的发射极侧设置线圈(L3),能够使频率特性宽频带化而使相位噪声的频率特性良好,通过在振荡用晶体管(Q2)的发射极侧,在VCO的振荡频带的中心附近设定由电容器(C7)和线圈(L3)构成的共振电路的共振频率,能够成为难以受到噪声的影响的振荡频率。
-
公开(公告)号:CN101093995B
公开(公告)日:2012-05-09
申请号:CN200710110139.1
申请日:2007-06-18
Applicant: 日本电波工业株式会社
IPC: H03L7/099
Abstract: 本发明提供一种能够防止VCO输出的相位噪声特性、杂散特性恶化的PLL振荡电路。该振荡电路是数字控制型的振荡电路,具有:VCO(1);分频器(2);基准振荡电路(3);A/D变换器(4);相位比较器(5);数字滤波器(6);D/A变换器(7);模拟滤波器(8),使从基准振荡电路(3)供给的基准信号通过窄带晶体滤波器(MCF),输出到A/D变换器(4),去除包含在基准信号中的噪声、跳动、无用波,其结果能够防止VCO输出的相位噪声特性、杂散特性恶化。
-
公开(公告)号:CN101421928B
公开(公告)日:2012-05-23
申请号:CN200780003578.0
申请日:2007-01-26
Applicant: 日本电波工业株式会社
Abstract: 本发明提供一种VCO驱动电路以及频率合成器,降低从VCO的控制端子观察的阻抗而可以防止VCO的相位噪声特性劣化。VCO驱动电路以及具备该VCO驱动电路的频率合成器具有:粗调用DAC(4),输入粗调用频率的数字数据,并输出模拟信号;微调用DAC(6),输入微调用频率的数字数据,并输出模拟信号;LPF(5),去除来自粗调用DAC(4)的输出的噪声而作为向VCO的控制端子的输入、且响应速度慢;LPF(7),将来自微调用DAC(6)的输出转换成电压并进行信号的平滑化、且响应速度快;电阻(R6),连接LPF(5)的输入级和LPF(7)的输入级;以及电容器(C8),进行电容耦合,以使LPF(7)的输出加到LPF(5)的输出。
-
公开(公告)号:CN101421929B
公开(公告)日:2011-11-30
申请号:CN200780003588.4
申请日:2007-02-23
Applicant: 日本电波工业株式会社
IPC: H03L7/107
Abstract: 在现有的PLL电路中相位噪声的抑制特性由于温度、个体差而产生偏差,并且在宽频带中难以得到稳定的抑制特性,本发明提供一种吸收由温度、个体差引起的相位噪声特性的变动并在宽频带中可得到稳定的相位噪声的抑制特性的PLL电路。该PLL电路在相位比较器的后级具备:保存对环路增益进行调节的第一参数的第一寄存器(6);将相位比较器(4)的输出与第一参数相乘的第一乘法器(7);保存对响应特性进行调节的第二参数的第二寄存器(12);将第一乘法器的输出与第二参数相乘的第二乘法器(13);以及根据使用频带·周围的温度·装置的个体差而对第一以及第二寄存器设定最佳的参数的CPU(20),将环路增益和响应特性调整到最佳值,在宽频带中得到良好的抑制特性。
-
公开(公告)号:CN101093995A
公开(公告)日:2007-12-26
申请号:CN200710110139.1
申请日:2007-06-18
Applicant: 日本电波工业株式会社
IPC: H03L7/099
Abstract: 本发明提供一种能够防止VCO输出的相位噪声特性、杂散特性恶化的PLL振荡电路。该振荡电路是数字控制型的振荡电路,具有:VCO(1);分频器(2);基准振荡电路(3);A/D变换器(4);相位比较器(5);数字滤波器(6);D/A变换器(7);模拟滤波器(8),使从基准振荡电路(3)供给的基准信号通过窄带晶体滤波器(MCF),输出到A/D变换器(4),去除包含在基准信号中的噪声、跳动、无用波,其结果能够防止VCO输出的相位噪声特性、杂散特性恶化。
-
-
-
-
-
-
-