一种控制器掉电保持系统
    1.
    发明公开

    公开(公告)号:CN118393945A

    公开(公告)日:2024-07-26

    申请号:CN202410478984.8

    申请日:2024-04-20

    Inventor: 朱鸿斌 过志强

    Abstract: 本发明涉及电路控制技术领域,具体是一种控制器掉电保持系统,包括控制器主控系统,其连接有掉电检测模块、第一电源芯片、第一PMOS通道和第二PMOS通道,第一电源芯片与第一PMOS通道、电源充电芯片顺序连接,电源充电芯片与超级电容连接;第二PMOS通道与第二电源芯片和FPGA外围电路连接;第一电源芯片、第二电源芯片和掉电检测模块与电压输入模块连接;ARM系统包括MCU模块、FPGA模块、FLASH模块和EMMC模块,MCU模块用于电路的控制决策,FPGA模块用于对第一PMOS通道和第二PMOS通道进行开关控制,FLASH模块用于存储代码,EMMC模块用于存储数据。本系统实现对掉电保持的精准控制,从而克服传统掉电保持方案中因对掉电保持控制不够精准,出现掉电保持时间过长或者过短的现象。

Patent Agency Ranking