功率与面积高效的交替式ADC

    公开(公告)号:CN103053114A

    公开(公告)日:2013-04-17

    申请号:CN201080068672.6

    申请日:2010-12-21

    CPC classification number: H03M1/1215 H03M1/1225 H03M1/164 H03M1/44

    Abstract: 流水线型模数转换器(ADC)常用于高频应用中;然而,工作在高采样率常常将导致高功耗或者紧的时序约束。因此,这里提出了一种ADC,其允许宽松的时序(这能够采用高采样率)以及低功耗。这是通过使用在时钟信号的非重叠部分进行采样的多路复用的前端跟踪与保持(T/H)电路并且结合“重复使用”或者共享的模拟处理电路来实现的。并行的跟踪与保持(T/H)电路(304,306)接收模拟输入信号(AIN或者先前的残差)并通过时钟电路303提供半时钟周期(CLK/2)以在非重叠的逻辑相位上进行采样/保持。跟踪与保持(T/H)电路(304,306)通过多路复用器(308)分别耦合到模数转换器(ADC 310),并且耦合到数模转换器(DAC 312)、加法器(314)以及放大器(316),以执行模拟处理,从而解析用于数字输出电路(104)的采样信号并且产生残差信号(ROUT)。

    交替式ADC
    2.
    发明授权

    公开(公告)号:CN103053114B

    公开(公告)日:2016-11-16

    申请号:CN201080068672.6

    申请日:2010-12-21

    CPC classification number: H03M1/1215 H03M1/1225 H03M1/164 H03M1/44

    Abstract: 流水线型模数转换器(ADC)常用于高频应用中;然而,工作在高采样率常常将导致高功耗或者紧的时序约束。因此,这里提出了一种ADC,其允许宽松的时序(这能够采用高采样率)以及低功耗。这是通过使用在时钟信号的非重叠部分进行采样的多路复用的前端跟踪与保持(T/H)电路并且结合“重复使用”或者共享的模拟处理电路来实现的。并行的跟踪与保持(T/H)电路(304,306)接收模拟输入信号(AIN或者先前的残差)并通过时钟电路303提供半时钟周期(CLK/2)以在非重叠的逻辑相位上进行采样/保持。跟踪与保持(T/H)电路(304,306)通过多路复用器(308)分别耦合到模数转换器(ADC 310),并且耦合到数模转换器(DAC 312)、加法器(314)以及放大器(316),以执行模拟处理,从而解析用于数字输出电路(104)的采样信号并且产生残差信号(ROUT)。

Patent Agency Ranking