-
公开(公告)号:CN102035559B
公开(公告)日:2013-05-01
申请号:CN201010509416.8
申请日:2010-09-29
Applicant: 富士通株式会社
CPC classification number: H03M13/2957 , H03M13/276 , H03M13/2775 , H03M13/6525 , H03M13/6566
Abstract: 一种TURBO解码装置,包括:存储单元,用于在对使用turbo码编码的编码信号进行解码的过程中所执行的交织处理中存储数据;以及访问单元,用于访问所述存储单元以读写数据。所述存储单元包括存储电路并通过耦合连接所述多个存储电路而被形成为一个存储空间。进一步地,存储电路根据所述存储电路的组合作为第一记忆库结构(通过其分配第一容量给每个记忆库)运行,或作为第二记忆库结构(通过其分配第二容量给每个记忆库)运行。此外,所述访问单元根据所述编码信号的通信方法来选择所述存储单元作为所述第一记忆库结构和所述第二记忆库结构中的哪一个运行,并根据所选择的记忆库结构访问所述存储单元。本发明还公开了一种通信装置。
-
公开(公告)号:CN102035559A
公开(公告)日:2011-04-27
申请号:CN201010509416.8
申请日:2010-09-29
Applicant: 富士通株式会社
CPC classification number: H03M13/2957 , H03M13/276 , H03M13/2775 , H03M13/6525 , H03M13/6566
Abstract: 一种turbo解码装置,包括:存储单元,用于在对使用turbo码编码的编码信号进行解码的过程中所执行的交织处理中存储数据;以及访问单元,用于访问所述存储单元以读写数据。所述存储单元包括存储电路并通过耦合连接所述多个存储电路而被形成为一个存储空间。进一步地,存储电路根据所述存储电路的组合作为第一记忆库结构(通过其分配第一容量给每个记忆库)运行,或作为第二记忆库结构(通过其分配第二容量给每个记忆库)运行。此外,所述访问单元根据所述编码信号的通信方法来选择所述存储单元作为所述第一记忆库结构和所述第二记忆库结构中的哪一个运行,并根据所选择的记忆库结构访问所述存储单元。本发明还公开了一种通信装置。
-
公开(公告)号:CN102780948B
公开(公告)日:2014-12-10
申请号:CN201210150149.9
申请日:2012-05-09
Applicant: 富士通株式会社
Inventor: 斋藤睦巳
IPC: H04R3/00
CPC classification number: H04R3/00 , H04R2410/07 , H04R2430/03
Abstract: 公开了风噪声抑制器、半导体集成电路和风噪声抑制方法。在风噪声抑制器中,分割器将输入声音的频率带分割成有包括风噪声的可能性的第一频率带和具有比第一频率带的频率更高的频率的第二频率带,计算器根据第一频率带中的声音的特征参数来计算输入声音包括风噪声的概率,抑制器根据从概率计算出的强度来抑制第一频率带中包括的风噪声,并且加法器混合并输出由分割器分割出的第二频率带中的声音和被抑制器抑制了风噪声的第一频率带中的声音。
-
公开(公告)号:CN102780948A
公开(公告)日:2012-11-14
申请号:CN201210150149.9
申请日:2012-05-09
Applicant: 富士通株式会社
Inventor: 斋藤睦巳
IPC: H04R3/00
CPC classification number: H04R3/00 , H04R2410/07 , H04R2430/03
Abstract: 公开了风噪声抑制器、半导体集成电路和风噪声抑制方法。在风噪声抑制器中,分割器将输入声音的频率带分割成有包括风噪声的可能性的第一频率带和具有比第一频率带的频率更高的频率的第二频率带,计算器根据第一频率带中的声音的特征参数来计算输入声音包括风噪声的概率,抑制器根据从概率计算出的强度来抑制第一频率带中包括的风噪声,并且加法器混合并输出由分割器分割出的第二频率带中的声音和被抑制器抑制了风噪声的第一频率带中的声音。
-
-
-