半导体器件
    1.
    发明公开

    公开(公告)号:CN1716210A

    公开(公告)日:2006-01-04

    申请号:CN200510002822.4

    申请日:2005-01-25

    CPC classification number: G06F15/7867

    Abstract: 本发明公开了一种半导体器件,该半导体器件包括配置存储器、算术单元以及定值存储器,其中配置存储器用于存储配置数据,定值存储器用于存储将提供给算术单元的定值数据,并且算术单元的电路配置可以根据配置数据而被重配置。由于要被提供给算术单元的配置数据和定值数据被存储在不同的存储器中,因此在配置存储器中,不需要设置用于存储定值数据的数据区域。这样,通过仅仅存储用于从定值存储器中读出定值数据的信息,就可以向算术单元提供预定的定值。

    操作装置及操作装置控制方法

    公开(公告)号:CN100399317C

    公开(公告)日:2008-07-02

    申请号:CN200410086615.7

    申请日:2004-10-29

    CPC classification number: G06F15/7867

    Abstract: 本发明的目的是提供可灵活地应用于任何类型的要执行的应用的配置。本发明提供了一种操作装置,包括:配置存储器,其存储作为用于操作设备中每个状态的设置信息的配置信息;以及定序器,其作为指定存储于配置存储器中的配置信息的结果,控制多个操作设备的状态。在操作装置中,为向操作设备输入数据,提供了需要数据缓冲器的路径和不需要这个数据缓冲器的另一路径,提供数据缓冲器控制部分用于控制对这两个路径的选择和数据缓冲器的操作,并且根据配置信息来设置由数据缓冲器控制部分执行的数据缓冲器的操作控制和路径选择的内容。

    TURBO解码装置及通信装置
    3.
    发明授权

    公开(公告)号:CN102035559B

    公开(公告)日:2013-05-01

    申请号:CN201010509416.8

    申请日:2010-09-29

    Abstract: 一种TURBO解码装置,包括:存储单元,用于在对使用turbo码编码的编码信号进行解码的过程中所执行的交织处理中存储数据;以及访问单元,用于访问所述存储单元以读写数据。所述存储单元包括存储电路并通过耦合连接所述多个存储电路而被形成为一个存储空间。进一步地,存储电路根据所述存储电路的组合作为第一记忆库结构(通过其分配第一容量给每个记忆库)运行,或作为第二记忆库结构(通过其分配第二容量给每个记忆库)运行。此外,所述访问单元根据所述编码信号的通信方法来选择所述存储单元作为所述第一记忆库结构和所述第二记忆库结构中的哪一个运行,并根据所选择的记忆库结构访问所述存储单元。本发明还公开了一种通信装置。

    TURBO解码装置及通信装置
    4.
    发明公开

    公开(公告)号:CN102035559A

    公开(公告)日:2011-04-27

    申请号:CN201010509416.8

    申请日:2010-09-29

    Abstract: 一种turbo解码装置,包括:存储单元,用于在对使用turbo码编码的编码信号进行解码的过程中所执行的交织处理中存储数据;以及访问单元,用于访问所述存储单元以读写数据。所述存储单元包括存储电路并通过耦合连接所述多个存储电路而被形成为一个存储空间。进一步地,存储电路根据所述存储电路的组合作为第一记忆库结构(通过其分配第一容量给每个记忆库)运行,或作为第二记忆库结构(通过其分配第二容量给每个记忆库)运行。此外,所述访问单元根据所述编码信号的通信方法来选择所述存储单元作为所述第一记忆库结构和所述第二记忆库结构中的哪一个运行,并根据所选择的记忆库结构访问所述存储单元。本发明还公开了一种通信装置。

    可重构处理器和半导体器件

    公开(公告)号:CN100412789C

    公开(公告)日:2008-08-20

    申请号:CN200510005135.8

    申请日:2005-01-28

    CPC classification number: G06F9/461 G06F9/3885 G06F9/3897

    Abstract: 本发明提供了一种可以更自由地切换应用的可重构处理器。切换条件关联部件将来自多个算术和逻辑单元模块的输出关联到以切换条件代码指示的多个状态,其中,来自多个算术和逻辑单元模块的输出被用作切换算术和逻辑单元组的运算的切换条件。当切换条件代码输出部件基于被设置为切换条件的来自多个算术和逻辑单元模块的输出来判定切换条件成立时,切换条件代码输出部件输出与成立的切换条件相对应的切换条件代码。当序列器接受切换条件代码时,序列器将算术和逻辑单元组切换到对应于切换条件代码的状态。

    可重配置运算装置
    6.
    发明授权

    公开(公告)号:CN100492343C

    公开(公告)日:2009-05-27

    申请号:CN200510059338.5

    申请日:2005-03-28

    CPC classification number: G06F15/8007

    Abstract: 一种可重配置运算装置,包括:多个能够通过使用一条给定的第一配置数据来对自身进行重配置并能够彼此同时工作的运算单元;多个RAM;构成运算装置所需的各种处理器元件;对所述运算单元、RAM和各种处理器元件进行互连的资源间网络,其在连接到此的资源之间,以不依赖于所述资源的位置和种类的统一传输时间来执行数据传输,并且能够通过使用给定的第二配置数据对自身进行重配置;用于存储所述第一和第二配置数据的存储单元。从外部存储装置向所述配置存储器加载所述配置数据,并且基于从所述多个运算单元获得的数据,以适当的顺序和定时来向所述可重配置处理器资源提供所述第一和第二配置数据。

    可重构处理器和半导体器件

    公开(公告)号:CN1713133A

    公开(公告)日:2005-12-28

    申请号:CN200510005135.8

    申请日:2005-01-28

    CPC classification number: G06F9/461 G06F9/3885 G06F9/3897

    Abstract: 本发明提供了一种可以更自由地切换应用的可重构处理器。切换条件关联部件将来自多个算术和逻辑单元模块的输出关联到以切换条件代码指示的多个状态,其中,来自多个算术和逻辑单元模块的输出被用作切换算术和逻辑单元组的运算的切换条件。当切换条件代码输出部件基于被设置为切换条件的来自多个算术和逻辑单元模块的输出来判定切换条件成立时,切换条件代码输出部件输出与成立的切换条件相对应的切换条件代码。当序列器接受切换条件代码时,序列器将算术和逻辑单元组切换到对应于切换条件代码的状态。

    可重配置运算装置
    9.
    发明公开

    公开(公告)号:CN1722130A

    公开(公告)日:2006-01-18

    申请号:CN200510059338.5

    申请日:2005-03-28

    CPC classification number: G06F15/8007

    Abstract: 一种可重配置运算装置,包括:多个能够通过使用一条给定的第一配置数据来对自身进行重配置并能够彼此同时工作的运算单元;多个RAM;构成运算装置所需的各种处理器元件;对所述运算单元、RAM和各种处理器元件进行互连的资源间网络,其在连接到此的资源之间,以不依赖于所述资源的位置和种类的统一传输时间来执行数据传输,并且能够通过使用给定的第二配置数据对自身进行重配置;用于存储所述第一和第二配置数据的存储单元。从外部存储装置向所述配置存储器加载所述配置数据,并且基于从所述多个运算单元获得的数据,以适当的顺序和定时来向所述可重配置处理器资源提供所述第一和第二配置数据。

Patent Agency Ranking