-
公开(公告)号:CN119382707B
公开(公告)日:2025-04-08
申请号:CN202411958365.5
申请日:2024-12-30
Applicant: 安徽大学
Abstract: 本发明涉及模拟数字转换电路设计技术领域,具体涉及一种输入稀疏性自适应ADC电路及模块。本发明公开了一种输入稀疏性自适应ADC电路,包括:稀疏性检测电路部、稀疏性控制电路部、时序产生电路部、SAR‑ADC主电路部。本发明增加了对输入阵列的稀疏性检测,并能够检测出的阵列输入稀疏度,自适应地减少比较周期、缩短量化时间,从而实现在精度不变的情况下减小功耗浪费、提高量化效率。本发明解决了现有ADC处理阵列输入时存在冗余比较过程的问题。
-
公开(公告)号:CN119382707A
公开(公告)日:2025-01-28
申请号:CN202411958365.5
申请日:2024-12-30
Applicant: 安徽大学
Abstract: 本发明涉及模拟数字转换电路设计技术领域,具体涉及一种输入稀疏性自适应ADC电路及模块。本发明公开了一种输入稀疏性自适应ADC电路,包括:稀疏性检测电路部、稀疏性控制电路部、时序产生电路部、SAR‑ADC主电路部。本发明增加了对输入阵列的稀疏性检测,并能够检测出的阵列输入稀疏度,自适应地减少比较周期、缩短量化时间,从而实现在精度不变的情况下减小功耗浪费、提高量化效率。本发明解决了现有ADC处理阵列输入时存在冗余比较过程的问题。
-
公开(公告)号:CN120029584A
公开(公告)日:2025-05-23
申请号:CN202510119028.5
申请日:2025-01-24
Applicant: 安徽大学
Abstract: 本发明涉及模拟域存内计算技术领域,具体涉及一种符号转移乘单元电路、乘累加计算电路及模块。本发明提供了一种符号转移乘单元电路,包括:符号存储部、权重存储部、关断控制部、存内计算部。本发明设计了一种符号转移乘单元电路,将权值符号等效转移到输入值上,简化了带符号位乘法计算过程;使用电容模拟电压直接充电采样来实现模拟域计算,有效降低了PVT影响;采用左右两路电容以流水线式交替工作,解决了量化等待的限制,增高了工作效率,提高了吞吐率。
-
公开(公告)号:CN119010907A
公开(公告)日:2024-11-22
申请号:CN202411472127.3
申请日:2024-10-22
Applicant: 安徽大学
IPC: H03M1/10
Abstract: 本申请涉及一种TIADC通道间失配综合校准方法,避免了模拟辅助电路的设置,不需要引入大量的矩阵和傅里叶逆变换运算。本发明提出了一种结构简洁、计算高效的基于三角函数的前景技术来估计时间偏差失配,只需要注入一个已知的正弦信号,通过简单的加/减运算和反三角函数计算,就可以一次性估计出每个通道的采样时刻偏差。同时,所提出的方法可以避免增益失配的影响,并且可以同时估计失调失配。它使用多个低采样率的子ADC组成交错采样阵列,对高速宽带模拟信号进行有效量化。通过相位差消除技术和反正切函数的近似计算,获得了较好的性能,节省了设计资源。解决了目前的TIADC由于存在通道间失配而性能较低的问题。
-
-
-