-
公开(公告)号:CN117176137A
公开(公告)日:2023-12-05
申请号:CN202311228870.X
申请日:2023-09-21
Applicant: 安徽大学
IPC: H03K19/0185 , H03K19/20
Abstract: 本发明属于数字逻辑电路领域,具体涉及一种稳定的高速锁存电路、锁存器及集成电路。锁存电路用于实现数据的快速传输和稳定保持。电路由12个晶体管构成,分别为6个PMOS管PM1~PM6,以及6个NMOS管NM1~NM6。PM1和NM1构成第一反相器,PM2和NM2构成第二反相器;PM3和NM3作为耦合切换开关对,耦合切换开关对用于根据使能信号调整第一反相器和第二反相器的耦合状态。PM4~PM6和NM4~NM6分别作为第一采样电路和第二采样电路;二者用于调整输入信号与反相器的隔离状态,并在传输模式下将不同电平状态的数据传输至输出节点。本发明解决了现有锁存器的传输速率和稳定性等性能无法满足CMOS图像传感器等高速电路的需求的问题。