可重构半导体装置
    1.
    发明授权

    公开(公告)号:CN107112997B

    公开(公告)日:2021-03-19

    申请号:CN201580054558.0

    申请日:2015-10-06

    Abstract: 本发明能够将可重构设备与模拟电路以单芯片形成,且利用可重构设备来控制模拟电路。可重构半导体装置(1)具备:多个逻辑部(20),利用地址线或数据线相互连接;以及模拟部(10),具有多个输入输出部及输出放大器;且所述各逻辑部(20)具备:多条地址线;多条数据线;存储单元组件;以及地址解码器,将地址信号解码,并将解码信号输出至所述存储单元组件;所述多个逻辑部(20)与所述模拟部(10)安装在同一芯片封装内。

    半导体装置
    2.
    发明公开

    公开(公告)号:CN110069420A

    公开(公告)日:2019-07-30

    申请号:CN201910001589.X

    申请日:2014-04-02

    Abstract: 本发明涉及一种半导体装置。本发明的半导体装置抑制系统单芯片器件中的存储器存取的耗电。本发明是一种系统单芯片器件,其特征在于具备:处理器,与时钟同步地执行运算处理;存储部,与所述时钟非同步地动作;以及地址转换检测部,对从所述处理器输出到所述存储部的地址的转换进行检测;且所述地址转换检测部当检测出所述地址的转换时,使所述存储部的字线有效。

    半导体装置
    3.
    发明授权

    公开(公告)号:CN105051823B

    公开(公告)日:2019-01-25

    申请号:CN201480017645.4

    申请日:2014-04-02

    Abstract: 本发明涉及一种半导体装置。本发明的半导体装置抑制系统单芯片器件中的存储器存取的耗电。本发明是一种系统单芯片器件,其特征在于具备:处理器,与时钟同步地执行运算处理;存储部,与所述时钟非同步地动作;以及地址转换检测部,对从所述处理器输出到所述存储部的地址的转换进行检测;且所述地址转换检测部当检测出所述地址的转换时,使所述存储部的字线有效。

    半导体装置
    5.
    发明公开

    公开(公告)号:CN105051823A

    公开(公告)日:2015-11-11

    申请号:CN201480017645.4

    申请日:2014-04-02

    CPC classification number: G11C11/418 G11C8/18 G11C11/419 H03K19/177

    Abstract: 本发明抑制系统单芯片器件中的存储器存取的耗电。本发明是一种系统单芯片器件,其特征在于具备:处理器,与时钟同步地执行运算处理;存储部,与所述时钟非同步地动作;以及地址转换检测部,对从所述处理器输出到所述存储部的地址的转换进行检测;且所述地址转换检测部当检测出所述地址的转换时,使所述存储部的字线有效。

Patent Agency Ranking