-
公开(公告)号:CN118569151A
公开(公告)日:2024-08-30
申请号:CN202410610681.7
申请日:2024-05-16
Applicant: 太初(无锡)电子科技有限公司
Abstract: 本发明涉及数据处理技术领域,公开了一种基于HAPS验证平台的多FPGA验证系统,该系统包括:处理模块,用于根据接收的用户请求,发起片外地址读写请求;第一写缓存控制模块,与处理模块连接,用于对请求缓存模块发起写缓存控制指令;请求缓存模块,与第一写缓存控制模块连接,用于根据写缓存控制指令写入片外地址读写请求;第一读缓存控制模块,与请求缓存模块连接,用于将片外地址读写请求发送给第一数据通信模块;第一数据通信模块,与第一读缓存控制模块连接,用于将接收的片外地址读写请求发出,实现对HAPS验证平台的片外地址读写请求操作。将HAPS与其它FPGA平台进行互联,实现多FPGA平台之间的扩展使用,使得基于FPGA的原型验证平台更加廉价,可扩展性高。
-
公开(公告)号:CN118503198A
公开(公告)日:2024-08-16
申请号:CN202410300551.3
申请日:2024-03-15
Applicant: 太初(无锡)电子科技有限公司
IPC: G06F15/78
Abstract: 本发明涉及数据处理技术领域,公开了一种基于FPGA的数据迭代装置,该装置包括:数据命令发起模块;冲突检测与命令缓存模块,用于将从数据命令发起模块读取的最新操作请求数据与所有缓存单元中现存的操作请求数据进行冲突检测;还用于将冲突检测后满足缓存要求的最新操作请求数据缓存至缓存单元的对应位置,并将冲突检测后不满足缓存要求的最新操作请求数据回收至缓冲单元;数据处理模块,用于读取缓存单元中的操作请求数据,并根据操作请求数据携带的数据地址读取片上存储对应的待迭代数据,将待迭代数据与对应的固定参数进行迭代计算,并写入片上存储。本发明实现了对片上存储带宽的高效利用,避免后续数据迭代过程中出现数据“过期”的现象。
-