-
公开(公告)号:CN102148790A
公开(公告)日:2011-08-10
申请号:CN201019114054.X
申请日:2010-02-05
Applicant: 大唐移动通信设备有限公司
Abstract: 本发明的实施例提出了一种多载波级联滤波器的设计方法,包括:根据物理层信号速率fs0和中频速率fs2,确定滤波器的内插倍数N以及两级中频速率点fs1、fs2,其中,N=fs2/fs0,fs1>BW,BW为多载波系统的带宽,N2=fs2/fs1;根据滤波器内插的倍数,设计得到PFIR和CIC滤波器级联的组合滤波器完成频谱成型,其中CIC能抑制PFIR滤波器的镜像大于预定门限值;对经所述PFIR和CIC滤波器级联的组合滤波器滤波后的多载波信号进行多载波叠加,经所述镜像抑制滤波器upfilter滤波后输出。本发明的实施例提出的技术方案,能实现多载波、多天线、多频段上实现中频滤波,同时滤波器资源消耗也远小于传统滤波器的设计方法,能有效降低FPGA硬件资源的使用。
-
公开(公告)号:CN102148790B
公开(公告)日:2013-08-28
申请号:CN201019114054.X
申请日:2010-02-05
Applicant: 大唐移动通信设备有限公司
Abstract: 本发明的实施例提出了一种多载波级联滤波器的设计方法,包括:根据物理层信号速率fs0和中频速率fs2,确定滤波器的内插倍数N以及两级中频速率点fs1、fs2,其中,N=fs2/fs0,fs1>BW,BW为多载波系统的带宽,N2=fs2/fs1;根据滤波器内插的倍数,设计得到PFIR和CIC滤波器级联的组合滤波器完成频谱成型,其中CIC能抑制PFIR滤波器的镜像大于预定门限值;对经所述PFIR和CIC滤波器级联的组合滤波器滤波后的多载波信号进行多载波叠加,经所述镜像抑制滤波器upfilter滤波后输出。本发明的实施例提出的技术方案,能实现多载波、多天线、多频段上实现中频滤波,同时滤波器资源消耗也远小于传统滤波器的设计方法,能有效降低FPGA硬件资源的使用。
-
公开(公告)号:CN102215075A
公开(公告)日:2011-10-12
申请号:CN201110149869.9
申请日:2011-06-03
Applicant: 大唐移动通信设备有限公司
IPC: H04B17/00
Abstract: 本发明公开一种对天线进行驻波检测的方法及装置,用以降低驻波检测的实现复杂度,以及降低检测成本。该方法为:通过在RRU上的FPGA中增设新的功能模块实现了对天线的驻波检测,包括:获取天线的输出数据,根据获得的所述天线的输出数据,对所述天线进行输出功率检测OPD和反射功率检测RPD,以及检测装置根据OPD和RPD的检测结果获得所述天线的驻波比。这样,便不再需要RRU的PCB板面上额外增加一款专用检测芯片,有效降低了电路布局及检测流程的实现复杂度,同时,又降低了产品成本,提高了产品设计的集成化;采用上述方案对天线进行驻波检测,实现方式灵活,检测精度可调,便于产品运行和维护,提高了系统的整体性能。
-
-