一种功率控制方法及装置

    公开(公告)号:CN102118846B

    公开(公告)日:2014-05-07

    申请号:CN201010033657.X

    申请日:2010-01-04

    Abstract: 本发明公开了一种功率控制装置及方法,该方法为:将预存的训练序列进行TAGC处理;在多载波叠加前对每个载波上的信号进行CAGC处理,并对经过CAGC处理后的信号进行内插滤波,完成频谱成型;对频谱成型后的信号进行频谱搬移;将多载波叠加后的信号进行CFR处理;根据计算得到的DPD系数,对经过CFR处理后的信号进行高速预失真处理;将高速预失真处理后的信号进行数字自动控制增益处理;将经过数字自动控制增益处理后的信号进行数模转换;将经过数模转换后的信号进行PGC处理后,进入功率放大器后输出,对从功放耦合回来的信号进行增益控制,控制反馈到DPD模块中的增益。同时根据反馈数字信号功率和预失真后的数字信号功率比较,完成对反馈数字信号的功率调整。

    一种多载波级联滤波器的设计方法及设计装置

    公开(公告)号:CN102148790B

    公开(公告)日:2013-08-28

    申请号:CN201019114054.X

    申请日:2010-02-05

    Abstract: 本发明的实施例提出了一种多载波级联滤波器的设计方法,包括:根据物理层信号速率fs0和中频速率fs2,确定滤波器的内插倍数N以及两级中频速率点fs1、fs2,其中,N=fs2/fs0,fs1>BW,BW为多载波系统的带宽,N2=fs2/fs1;根据滤波器内插的倍数,设计得到PFIR和CIC滤波器级联的组合滤波器完成频谱成型,其中CIC能抑制PFIR滤波器的镜像大于预定门限值;对经所述PFIR和CIC滤波器级联的组合滤波器滤波后的多载波信号进行多载波叠加,经所述镜像抑制滤波器upfilter滤波后输出。本发明的实施例提出的技术方案,能实现多载波、多天线、多频段上实现中频滤波,同时滤波器资源消耗也远小于传统滤波器的设计方法,能有效降低FPGA硬件资源的使用。

    一种功率控制方法及装置

    公开(公告)号:CN102118846A

    公开(公告)日:2011-07-06

    申请号:CN201010033657.X

    申请日:2010-01-04

    Abstract: 本发明公开了一种功率控制装置及方法,该方法为:将预存的训练序列进行TAGC处理;在多载波叠加前对每个载波上的信号进行CAGC处理,并对经过CAGC处理后的信号进行内插滤波,完成频谱成型;对频谱成型后的信号进行频谱搬移;将多载波叠加后的信号进行CFR处理;根据计算得到的DPD系数,对经过CFR处理后的信号进行高速预失真处理;将高速预失真处理后的信号进行数字自动控制增益处理;将经过数字自动控制增益处理后的信号进行数模转换;将经过数模转换后的信号进行PGC处理后,进入功率放大器后输出,对从功放耦合回来的信号进行增益控制,控制反馈到DPD模块中的增益。同时根据反馈数字信号功率和预失真后的数字信号功率比较,完成对反馈数字信号的功率调整。

    一种数字预失真处理的方法和装置

    公开(公告)号:CN101826887B

    公开(公告)日:2012-11-07

    申请号:CN200910078891.1

    申请日:2009-03-05

    Inventor: 熊军 杨明 傅鹏程

    Abstract: 本发明提供了一种数字预失真处理的方法和装置,其中,方法包括:A、将输入信号x(n)进行取幅度处理后,将取幅度处理后的信号时分复用为D路信号;分别获取该D路信号对应的预失真参数;在执行所述步骤A的同时,执行步骤B、将输入信号x(n)延时时间T后时分复用为D路信号,其中,T为执行所述步骤A中取幅度处理和获取预失真参数处理所产生的延时时间;C、将步骤A产生的D路预失真参数与步骤B产生的D路信号进行并列乘累加处理后输出信号y(n);其中,D为大于1的整数。本发明能够更加节省乘法器资源,降低布局布线难度,并减小预失真处理的延时。

    一种多载波级联滤波器的设计方法及设计装置

    公开(公告)号:CN102148790A

    公开(公告)日:2011-08-10

    申请号:CN201019114054.X

    申请日:2010-02-05

    Abstract: 本发明的实施例提出了一种多载波级联滤波器的设计方法,包括:根据物理层信号速率fs0和中频速率fs2,确定滤波器的内插倍数N以及两级中频速率点fs1、fs2,其中,N=fs2/fs0,fs1>BW,BW为多载波系统的带宽,N2=fs2/fs1;根据滤波器内插的倍数,设计得到PFIR和CIC滤波器级联的组合滤波器完成频谱成型,其中CIC能抑制PFIR滤波器的镜像大于预定门限值;对经所述PFIR和CIC滤波器级联的组合滤波器滤波后的多载波信号进行多载波叠加,经所述镜像抑制滤波器upfilter滤波后输出。本发明的实施例提出的技术方案,能实现多载波、多天线、多频段上实现中频滤波,同时滤波器资源消耗也远小于传统滤波器的设计方法,能有效降低FPGA硬件资源的使用。

    一种数字预失真处理的方法和装置

    公开(公告)号:CN101826887A

    公开(公告)日:2010-09-08

    申请号:CN200910078891.1

    申请日:2009-03-05

    Inventor: 熊军 杨明 傅鹏程

    Abstract: 本发明提供了一种数字预失真处理的方法和装置,其中,方法包括:A、将输入信号x(n)进行取幅度处理后,将取幅度处理后的信号时分复用为D路信号;分别获取该D路信号对应的预失真参数;在执行所述步骤A的同时,执行步骤B、将输入信号x(n)延时时间T后时分复用为D路信号,其中,T为执行所述步骤A中取幅度处理和获取预失真参数处理所产生的延时时间;C、将步骤A产生的D路预失真参数与步骤B产生的D路信号进行并列乘累加处理后输出信号y(n);其中,D为大于1的整数。本发明能够更加节省乘法器资源,降低布局布线难度,并减小预失真处理的延时。

Patent Agency Ranking