-
公开(公告)号:CN101789839B
公开(公告)日:2013-12-18
申请号:CN200910077871.2
申请日:2009-01-23
Applicant: 大唐移动通信设备有限公司
CPC classification number: Y02D70/00
Abstract: 本发明实施例公开了一种基于天线接口AIF实现时分同步的码分多址TD格式数据传输的方法和系统,所述方法包括:预处理步骤:根据TD标准的载波缓冲需求,设定所述AIF接口的RAM区的组织形式;以及,设定传输上下行数据的时隙;数据传输步骤:下行数据传输:在下行时隙将天线缓冲区的数据按照AIF接口的RAM区的组织形式存储进RAM区;上行数据传输:在上行时隙将所述RAM区的数据按照其存储的顺序依次读出,并存储进天线缓冲区。本发明实施例针对TD制式要求对AIF接口进行了适当的修改,并定义了相应的数据传输方式,实现TD数据的传输,避免出现由于采用FPGA实现的接口而存在的成本高、集成度低和功耗大的问题。
-
公开(公告)号:CN101789839A
公开(公告)日:2010-07-28
申请号:CN200910077871.2
申请日:2009-01-23
Applicant: 大唐移动通信设备有限公司
CPC classification number: Y02D70/00
Abstract: 本发明实施例公开了一种基于天线接口AIF实现时分同步的码分多址TD格式数据传输的方法和系统,所述方法包括:预处理步骤:根据TD标准的载波缓冲需求,设定所述AIF接口的RAM区的组织形式;以及,设定传输上下行数据的时隙;数据传输步骤:下行数据传输:在下行时隙将天线缓冲区的数据按照AIF接口的RAM区的组织形式存储进RAM区;上行数据传输:在上行时隙将所述RAM区的数据按照其存储的顺序依次读出,并存储进天线缓冲区。本发明实施例针对TD制式要求对AIF接口进行了适当的修改,并定义了相应的数据传输方式,实现TD数据的传输,避免出现由于采用FPGA实现的接口而存在的成本高、集成度低和功耗大的问题。
-