一种适用于异质可重构处理器的互联模型

    公开(公告)号:CN101236576B

    公开(公告)日:2011-12-07

    申请号:CN200810033322.0

    申请日:2008-01-31

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路设计技术领域,具体为一种适用于异质可重构处理器的互联模型,用于该处理器中各个异质可重构处理核的数据传输与交换。该模型将所有多种异质可重构核的输出进行归一化,然后提供一种最迅速和最大灵活度的互联,通过一定的控制位,使得从一个可重构处理核输出的数据可以在两个时钟周期内输入到任意一个可重构处理核进行处理。

    一种多核处理器的互连结构及基于该结构的层次化互连设计方法

    公开(公告)号:CN101546302A

    公开(公告)日:2009-09-30

    申请号:CN200910050702.X

    申请日:2009-05-07

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路设计领域,提供了一种简单、高效的适用于多核处理器的互连结构——局部集中化互连结构,同时提出了一种基于该结构的多核处理器层次化互连设计方法。该集中互连结构,结构简单,能有效降低多核处理器互连面积;同时有很高的灵活性,在处理器核间通信的任务时,不论是局部数据通信还是远距离通信中都可以得到很高的效率和很低的延迟。

    基于可重构架构的多协议射频标签读写器基带处理器

    公开(公告)号:CN101136070B

    公开(公告)日:2011-11-02

    申请号:CN200710047190.2

    申请日:2007-10-18

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路设计技术领域,具体为一种基于可重构架构的多协议RFID读写器基带处理器。可重构的基带处理器由一个可重构核和一个充当指令发生器的控制器构成。可重构核根据控制器产生的指令中包含的配置信息实现各种数据通路的配置从而实现加法、减法、乘法等基本算术运算和按位与、或、异或等基本逻辑运算。它包括多个运算模块和互联单元,其中运算模块完成算术和逻辑运算,互联单元用于模块间配置通路的建立以及从寄存器堆中无规律的数据选择。由于基带操作可分解为多步基本运算来完成,因此可重构核在控制器发出的指令的控制下逐步完成当前基带算法所需的基本运算。

    一种用于数字信号处理的可重构乘加算数运算单元

    公开(公告)号:CN101923459A

    公开(公告)日:2010-12-22

    申请号:CN200910053269.5

    申请日:2009-06-17

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路设计领域,所提供的应用于数字信号处理的可重构乘加算数运算单元,通过外部提供的不同重构信息,能够灵活实现数字信号处理中广泛使用的各种乘加运算如有限脉冲响应滤波器(FIR)、快速傅立叶变换(FFT)等,其他相类似的基于乘加的运算均可映射到可重构乘加算数运算单元上,包括相关操作、卷积运算等,且在映射时考虑了数据移动或中间结果共享的特点,简化了数据移动方式,减少了数据运算单元需求数量。

    用于基-2快速傅立叶变换同址运算的地址产生方法

    公开(公告)号:CN101221555B

    公开(公告)日:2011-12-14

    申请号:CN200810033035.X

    申请日:2008-01-24

    Applicant: 复旦大学

    Abstract: 本发明属于通信和集成电路设计技术领域,具体涉及一种用于基-2快速傅立叶变换同址运算的地址产生方法和硬件实现。地址产生方法根据同址运算的奇偶分离规律,以寻找每个蝶形运算的一对操作数为目标,借助指针累加1产生各个蝶形运算的一个操作数地址,借助一对操作数地址间的关系通过特殊位取反得到另一个对应的操作数地址。实现上述地址产生方法的硬件结构包含一个初始地址寄存器、一个记录生成地址的指针和一个多比特按位异或逻辑。其中,初始地址寄存器是一个位宽与操作数存储地址位宽相同的移位寄存器;指针是一个位宽与初始地址寄存器和存储操作数地址的宽度相同的寄存器;异或逻辑支持的操作宽度与地址宽度相同。根据本发明提出的地址产生方法,硬件实现简单,资源消耗很低。

    用于基-2快速傅立叶变换同址运算的地址产生方法

    公开(公告)号:CN101221555A

    公开(公告)日:2008-07-16

    申请号:CN200810033035.X

    申请日:2008-01-24

    Applicant: 复旦大学

    Abstract: 本发明属于通信和集成电路设计技术领域,具体涉及一种用于基-2快速傅立叶变换同址运算的地址产生方法和硬件实现。地址产生方法根据同址运算的奇偶分离规律,以寻找每个蝶形运算的一对操作数为目标,借助指针累加1产生各个蝶形运算的一个操作数地址,借助一对操作数地址间的关系通过特殊位取反得到另一个对应的操作数地址。实现上述地址产生方法的硬件结构包含一个初始地址寄存器、一个记录生成地址的指针和一个多比特按位异或逻辑。其中,初始地址寄存器是一个位宽与操作数存储地址位宽相同的移位寄存器;指针是一个位宽与初始地址寄存器和存储操作数地址的宽度相同的寄存器;异或逻辑支持的操作宽度与地址宽度相同。根据本发明提出的地址产生方法,硬件实现简单,资源消耗很低。

    基于可重构架构的多协议射频标签读写器基带处理器

    公开(公告)号:CN101136070A

    公开(公告)日:2008-03-05

    申请号:CN200710047190.2

    申请日:2007-10-18

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路设计技术领域,具体为一种基于可重构架构的多协议RFID读写器基带处理器。可重构的基带处理器由一个可重构核和一个充当指令发生器的控制器构成。可重构核根据控制器产生的指令中包含的配置信息实现各种数据通路的配置从而实现加法、减法、乘法等基本算术运算和按位与、或、异或等基本逻辑运算。它包括多个运算模块和互联单元,其中运算模块完成算术和逻辑运算,互联单元用于模块间配置通路的建立以及从寄存器堆中无规律的数据选择。由于基带操作可分解为多步基本运算来完成,因此可重构核在控制器发出的指令的控制下逐步完成当前基带算法所需的基本运算。

    一种应用于可重构计算架构的重构信息发送引擎

    公开(公告)号:CN101587467B

    公开(公告)日:2011-12-14

    申请号:CN200910054290.7

    申请日:2009-07-02

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路设计技术领域,具体为一种应用于可重构计算架构的重构信息发送引擎。该发送引擎由主控部分、静态重构信息解析发送单元、静态信息存储单元、动态重构信息解析发送单元、动态信息存储单元以及定制重构信息硬件发送器构成。它抽象不同功能的可重构运算单元,使用同样的结构对不同的可重构运算单元提供重构信息,并通过简单的配置适合不同规模的可重构运算单元,其rtl代码采用软件参数配置的方式自动生成,本发明为可重构计算架构中的各种运算单元提供静态、动态和专用的重构信息,并在不同规模的可重构系统中有良好的适应性及灵活性。

    一种应用于可重构计算架构的重构信息发送引擎

    公开(公告)号:CN101587467A

    公开(公告)日:2009-11-25

    申请号:CN200910054290.7

    申请日:2009-07-02

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路设计技术领域,具体为一种应用于可重构计算架构的重构信息发送引擎。该发送引擎由主控部分、静态重构信息解析发送单元、静态信息存储单元、动态重构信息解析发送单元、动态信息存储单元以及定制重构信息硬件发送器构成。它抽象不同功能的可重构运算单元,使用同样的结构对不同的可重构运算单元提供重构信息,并通过简单的配置适合不同规模的可重构运算单元,其rtl代码采用软件参数配置的方式自动生成,本发明为可重构计算架构中的各种运算单元提供静态、动态和专用的重构信息,并在不同规模的可重构系统中有良好的适应性及灵活性。

    一种应用于无线通信系统基带信号处理的可配置处理器

    公开(公告)号:CN101257483A

    公开(公告)日:2008-09-03

    申请号:CN200810033036.4

    申请日:2008-01-24

    Applicant: 复旦大学

    Abstract: 本发明属于集成电路设计技术领域,具体为一种应用于无线通信系统基带信号处理的可配置处理器。该可配置处理器架构中包含四个异质可配置运算处理单元,由一个控制器所控制。这四个可配置运算处理单元针对无线通信基带信号处理中的四种粗颗粒的基本算术与逻辑运算,分别是乘加运算、逻辑运算、加法密集型运算和串行比特运算。由于不同协议的基带处理过程均可以分解为这四种粗颗粒度的基本算术与逻辑运算来完成,因此这四个异质可配置运算处理单元可以相互配合完成相应的基带处理要求。并且,通过不同的配置信息,适用于多种无线通信协议。

Patent Agency Ranking