可编程数模混合器
    1.
    发明授权

    公开(公告)号:CN100340970C

    公开(公告)日:2007-10-03

    申请号:CN200410016239.4

    申请日:2004-02-11

    Applicant: 复旦大学

    Abstract: 本发明属电子电路设计技术领域,具体为一种可编程数模混合器。它由可编程数字阵列、可编程模拟阵列、A/D以及D/A转换器、可编程数字和模拟输入/输出接口经电路连接组成。其中,数字阵列逻辑单元数为n×m个(2≤m,n≤100),模拟阵列的可配置模拟单元为k个(4≤k≤50);数模转换接口由放在每个可配置模拟单元内部的模数/数模转换器和方向选择器组成。本发明结构灵活通用,可满足自动控制、数据采集及实时控制等应用的需求。

    可编程逻辑器件结构
    2.
    发明公开

    公开(公告)号:CN1547249A

    公开(公告)日:2004-11-17

    申请号:CN200310109452.5

    申请日:2003-12-16

    Applicant: 复旦大学

    Abstract: 本发明为一种适于数据通路应用的可编程逻辑器件(FDP),由可编程逻辑单元(LC)阵列组成,通过层次式的可编程连线资源组织成为层次式结构。其中,将m×n个(16≥m,n≥2)LC组成可编程宏单元(MC),以利于实现多位的数据运算;以MC为基本单元进行阵列扩展,获得不同规格的FPGA系列,也可以得到满足不同逻辑容量要求的可编程IP核。FDP结构既可以作为FPGA芯片,也可以作为可编程片上系统或者可编程IP核。

    可编程逻辑器件结构
    3.
    发明授权

    公开(公告)号:CN1280892C

    公开(公告)日:2006-10-18

    申请号:CN200310109452.5

    申请日:2003-12-16

    Applicant: 复旦大学

    Abstract: 本发明为一种适于数据通路应用的可编程逻辑器件(FDP),由可编程逻辑单元(LC)阵列组成,通过层次式的可编程连线资源组织成为层次式结构。其中,将m×n个(16≥m,n≥2)LC组成可编程宏单元(MC),以利于实现多位的数据运算;以MC为基本单元进行阵列扩展,获得不同规格的FPGA系列,也可以得到满足不同逻辑容量要求的可编程IP核。FDP结构既可以作为FPGA芯片,也可以作为可编程片上系统或者可编程IP核。

    可编程数模混合器件结构

    公开(公告)号:CN1558449A

    公开(公告)日:2004-12-29

    申请号:CN200410016239.4

    申请日:2004-02-11

    Applicant: 复旦大学

    Abstract: 本发明属电子电路设计技术领域,具体为一种可编程数模混合器件(FPMA)结构。它由可编程数字阵列、可编程模拟阵列、A/D以及D/A转换器、可编程数字和模拟I/O接口经电路连接组成。其中,数字阵列逻辑单元数为n×m个(2≤m,n≤100),模拟阵列的可配置模拟单元为k个(4≤k≤50);数模转换接口由放在每个可配置模拟单元内部的模数/数模转换器和方向选择器组成。本发明结构灵活通用,可满足自动控制、数据采集及实时控制等应用的需求。

Patent Agency Ranking