-
公开(公告)号:CN111741601B
公开(公告)日:2021-07-30
申请号:CN202010655648.8
申请日:2020-07-09
Applicant: 复旦大学
IPC: H05K1/18
Abstract: 本发明提供一种通用的可配置的有源基板电路结构,其特征在于,包括:多个chiplet模块,每个chiplet模块提供一个扩展槽位,以及一个用于为chiplet模块提供芯片工作电压的电源管理单元组成;若干个可编程路径选择模块,由一个用于控制可编程路径选择模块的开关控制器以及一个用于控制信号路径的路径电路组成;若干个收发互联网络模块,每个收发互联网络模块都由多个用于与可编程路径选择模块和chiplet模块连接的电路连接接口、一个用于控制收发互联网络中信号传输通道的选择开关矩阵,每个模块连接接口通过一个直接连接电路、一个发射电路和一个接收电路连接于开关矩阵;一个配置接口;以及可扩展模块,该可扩展模块为基于使用要求的多种不同的新器件。
-
公开(公告)号:CN109447257B
公开(公告)日:2021-08-17
申请号:CN201811090424.6
申请日:2018-09-18
Applicant: 复旦大学
Abstract: 本发明属于集成电路技术领域,具体为一种通道自组织的深度神经网络加速芯片的运算装置。本发明装置包括:多个片上存储模块,用于按通道存储特征值矩阵;一个多行多列的计算单元阵列,用于并行执行卷积、矩阵乘法等运算;一个中央控制单元,用于控制计算过程和数据流向、和同外界的数据交互。计算单元阵列中的同一列计算单元并行处理来自同一个输入通道的计算,同一行并行处理来自同一个输出通道的计算。该装置在计算过程中将数据流按通道与存储器的对应关系进行组织,避免计算单元在多个存储器间交叉访问,减少数据在存储器间的搬运次数,从而提高了芯片的能效。
-
公开(公告)号:CN109447257A
公开(公告)日:2019-03-08
申请号:CN201811090424.6
申请日:2018-09-18
Applicant: 复旦大学
Abstract: 本发明属于集成电路技术领域,具体为一种通道自组织的深度神经网络加速芯片的运算装置。本发明装置包括:多个片上存储模块,用于按通道存储特征值矩阵;一个多行多列的计算单元阵列,用于并行执行卷积、矩阵乘法等运算;一个中央控制单元,用于控制计算过程和数据流向、和同外界的数据交互。计算单元阵列中的同一列计算单元并行处理来自同一个输入通道的计算,同一行并行处理来自同一个输出通道的计算。该装置在计算过程中将数据流按通道与存储器的对应关系进行组织,避免计算单元在多个存储器间交叉访问,减少数据在存储器间的搬运次数,从而提高了芯片的能效。
-
公开(公告)号:CN107645321A
公开(公告)日:2018-01-30
申请号:CN201710894291.7
申请日:2017-09-28
Applicant: 复旦大学
IPC: H04B5/00
Abstract: 本发明属于集成电路技术领域,具体为单频带无线能量与数据传输方法及接收器。该传输方法结合无线能量传输与无线数据传输,采用超低调制深度,仅在一个频带上同时实现了高传输能量效率与低误码率,首次兼顾了无线能量与数据传输需要的两个重要指标。该接收器采用可偏移限幅器,维持了超低功耗设计,实现上不需要额外线圈或相关附加电路,电路复杂度低,尤其适合应用于植入式或可穿戴式生物医学设备中。
-
公开(公告)号:CN107066423A
公开(公告)日:2017-08-18
申请号:CN201610972159.9
申请日:2016-11-07
Applicant: 复旦大学
IPC: G06F17/16
CPC classification number: G06F17/16
Abstract: 本发明属于集成电路技术领域,具体为一种有限输入定点数矩阵乘法器的优化方法。该乘法器将定点数矩阵乘法运算拆分为有限输入的矩阵乘法运算与矩阵位移运算,对于矩阵中个别超出输入范围的单元,依然可以用有限输入的定点数矩阵乘法器来实现,保持低计算复杂度。矩阵乘法作为各类处理器的基本运算之一,该实现方法可以在维持低功耗的同时拓展定点数矩阵乘法运算的定义域。在神经网络应用中,对于CPU与加速器结合的架构,可以由CPU完成定义域溢出检测与移位计算,由加速器完成定点数矩阵乘法,并将输入溢出量转化为偏移量一起累加,达到低功耗的目的。
-
-
公开(公告)号:CN109284824B
公开(公告)日:2021-07-23
申请号:CN201811024320.5
申请日:2018-09-04
Applicant: 复旦大学
IPC: G06N3/063
Abstract: 本发明属于集成电路技术领域,具体为一种基于可重构技术的用于加速卷积与池化运算的装置。本发明装置包括:可重构运算单元、卷积权重存储模块,特征值存储模块,控制模块;可重构运算模块在控制模块的控制下,从特征值存储模块中读取特征值,进行卷积运算、或最大池化运算、或平均池化运算后,将结果写回特征值存储模块。本发明克服了现有技术的用于卷积和池化运算的运算装置中需要多个不同部件分别处理卷积和池化运算的技术问题,节省了电路面积和功耗,提高了系统能效。
-
公开(公告)号:CN111741601A
公开(公告)日:2020-10-02
申请号:CN202010655648.8
申请日:2020-07-09
Applicant: 复旦大学
IPC: H05K1/18
Abstract: 本发明提供一种通用的可配置的有源基板电路结构,其特征在于,包括:多个chiplet模块,每个chiplet模块提供一个扩展槽位,以及一个用于为chiplet模块提供芯片工作电压的电源管理单元组成;若干个可编程路径选择模块,由一个用于控制可编程路径选择模块的开关控制器以及一个用于控制信号路径的路径电路组成;若干个收发互联网络模块,每个收发互联网络模块都由多个用于与可编程路径选择模块和chiplet模块连接的电路连接接口、一个用于控制收发互联网络中信号传输通道的选择开关矩阵,每个模块连接接口通过一个直接连接电路、一个发射电路和一个接收电路连接于开关矩阵;一个配置接口;以及可扩展模块,该可扩展模块为基于使用要求的多种不同的新器件。
-
公开(公告)号:CN109284824A
公开(公告)日:2019-01-29
申请号:CN201811024320.5
申请日:2018-09-04
Applicant: 复旦大学
IPC: G06N3/063
Abstract: 本发明属于集成电路技术领域,具体为一种基于可重构技术的用于加速卷积与池化运算的装置。本发明装置包括:可重构运算单元、卷积权重存储模块,特征值存储模块,控制模块;可重构运算模块在控制模块的控制下,从特征值存储模块中读取特征值,进行卷积运算、或最大池化运算、或平均池化运算后,将结果写回特征值存储模块。本发明克服了现有技术的用于卷积和池化运算的运算装置中需要多个不同部件分别处理卷积和池化运算的技术问题,节省了电路面积和功耗,提高了系统能效。
-
公开(公告)号:CN105826994B
公开(公告)日:2018-11-13
申请号:CN201610163509.7
申请日:2016-03-19
Applicant: 复旦大学
Abstract: 本发明属于集成电路设计技术领域,具体为一种基于动态阻抗匹配技术的射频能量采集系统。本发明系统是在现有射频能量采集系统的基础上增加可配置匹配网络模块、整流器输出电压检测模块、充电电流检测模块和匹配网络配置位产生模块组成,其中匹配网络配置位产生模块用于切换电压采样和电流采样两种工作模式,并根据所采样得到的电压和电流值确定匹配网络的调整方式。本发明通过在能量采集过程中实时监测谐振腔的匹配状况并进行电路等效阻抗的调节,使谐振腔始终处于理想的匹配状态,从而在较大的输入频带和入射能量范围内实现较高效率的射频能量采集。
-
-
-
-
-
-
-
-
-