-
公开(公告)号:CN101300634A
公开(公告)日:2008-11-05
申请号:CN200680041270.0
申请日:2006-11-30
Applicant: 国际商业机器公司
CPC classification number: G11B5/09 , G11B5/00817 , G11B20/10009 , G11B20/10046
Abstract: 提供了一种使用测量误差来确定提供给均衡器的用于均衡输入信号的多个系数的读取通道、存储驱动器和方法。将读取通道结合在存储设备内以处理从存储介质读取的多个信号。均衡器使用多个系数来均衡多个输入读取信号以产生多个均衡器输出信号。检测器处理多个调整后的均衡器输出信号,以确定包括由所述多个输入读取信号代表的数据的多个输出值。均衡器适配器被启用以提供基准测量误差和多个用于产生与所述基准测量误差关联的多个调整后的均衡器信号的系数。所述均衡器适配器计算用于均衡多个输入读取信号的导致所述检测器出现新测量误差的多个新的均衡器系数,并且计算所述多个新的均衡器系数的新测量误差。
-
公开(公告)号:CN101809870B
公开(公告)日:2013-06-19
申请号:CN200880109749.2
申请日:2008-09-24
Applicant: 国际商业机器公司
CPC classification number: H03L7/0994 , G11B20/10037 , G11B20/1403 , G11B20/20 , H03L7/07 , H03L7/093
Abstract: 一种用于多读取通道的样本定时的公共样本定时控制,其中多读取通道所接收的信号的信号时钟是相关联的,例如来自同时写入的磁带的并行轨道。公共样本定时控制逻辑包括:多相位误差输入(91,92),其每个指示读取通道之一的相位误差。响应于多相位误差输入的逻辑被配置为对每个相位误差输入的相位误差指示加权,并将其与每个其他相位误差输入的相位误差指示交叉耦合,并施加与相位误差指示的噪声的方差有关的增益。反馈逻辑(141,142)响应于所述交叉耦合,并被配置为提供每个读取通道的样本定时相位评估(111,112)。
-
公开(公告)号:CN101300634B
公开(公告)日:2011-01-12
申请号:CN200680041270.0
申请日:2006-11-30
Applicant: 国际商业机器公司
CPC classification number: G11B5/09 , G11B5/00817 , G11B20/10009 , G11B20/10046
Abstract: 提供了一种使用测量误差来确定提供给均衡器的用于均衡输入信号的多个系数的读取通道、存储驱动器和方法。将读取通道结合在存储设备内以处理从存储介质读取的多个信号。均衡器使用多个系数来均衡多个输入读取信号以产生多个均衡器输出信号。检测器处理多个调整后的均衡器输出信号,以确定包括由所述多个输入读取信号代表的数据的多个输出值。均衡器适配器被启用以提供基准测量误差和多个用于产生与所述基准测量误差关联的多个调整后的均衡器信号的系数。所述均衡器适配器计算用于均衡多个输入读取信号的导致所述检测器出现新测量误差的多个新的均衡器系数,并且计算所述多个新的均衡器系数的新测量误差。
-
公开(公告)号:CN101809870A
公开(公告)日:2010-08-18
申请号:CN200880109749.2
申请日:2008-09-24
Applicant: 国际商业机器公司
CPC classification number: H03L7/0994 , G11B20/10037 , G11B20/1403 , G11B20/20 , H03L7/07 , H03L7/093
Abstract: 一种用于多读取通道的样本定时的公共样本定时控制,其中多读取通道所接收的信号的信号时钟是相关联的,例如来自同时写入的磁带的并行轨道。公共样本定时控制逻辑包括:多相位误差输入(91,92),其每个指示读取通道之一的相位误差。响应于多相位误差输入的逻辑被配置为对每个相位误差输入的相位误差指示加权,并将其与每个其他相位误差输入的相位误差指示交叉耦合,并施加与相位误差指示的噪声的方差有关的增益。反馈逻辑(141,142)响应于所述交叉耦合,并被配置为提供每个读取通道的样本定时相位评估(111,112)。
-
公开(公告)号:CN101248493A
公开(公告)日:2008-08-20
申请号:CN200680031148.5
申请日:2006-07-03
Applicant: 国际商业机器公司
CPC classification number: G11B20/10009 , G11B20/10027 , G11B20/10046 , G11B20/10055
Abstract: 公开了一种读取通道接收器设备和方法。读取通道接收器链路包含:以固定速率对通过读取数据轨道形成的模拟信号进行异步采样的模拟到数字转换器,其中,数据轨道以符号速率被写入数据存储介质;上采样器与内插器,其与模拟到数字转换器互连。接收器还包含分数间隔均衡器,其中,内插器以大于符号速率的内插速率向分数间隔均衡器提供信号。分数间隔均衡器形成同步均衡化信号。接收器还包含与分数间隔均衡器互连的数字增益控制模块以及输出最大似然信号序列的序列检测器。
-
-
-
-