促进DSP间数据通信的方法和系统

    公开(公告)号:CN1658613A

    公开(公告)日:2005-08-24

    申请号:CN200510008503.4

    申请日:2005-02-18

    CPC classification number: G06F13/28

    Abstract: 一种用于促进数字信号处理(DSP)间数据通信的方法、计算机程序产品和系统。直接存储器存取(DMA)控制器可以配置成促进与该DMA控制器连接的第一与第二DSP处理器核心之间的数据传送。所述DMA控制器可以读取一个称为“缓冲区描述符块”的数据结构以便执行所述数据传送。所述缓冲区描述符块可以同时存储指出从何处取回数据以及将数据存储到何处的源地址和目的地址。所述缓冲区描述符块还可以存储指出要传送的数据的大小的值,例如字节数。所述DMA控制器然后可以将所述第一DSP处理器核心内位于所述源地址处的具有所述缓冲区描述符块指出的大小(例如字节数)的数据传送到所述第二DSP处理器核心内的所述目的地址。

    促进DSP间数据通信的方法和系统

    公开(公告)号:CN100562010C

    公开(公告)日:2009-11-18

    申请号:CN200510008503.4

    申请日:2005-02-18

    CPC classification number: G06F13/28

    Abstract: 一种用于促进数字信号处理(DSP)间数据通信的方法、计算机程序产品和系统。直接存储器存取(DMA)控制器可以配置成促进与该DMA控制器连接的第一与第二DSP处理器核心之间的数据传送。所述DMA控制器可以读取一个称为“缓冲区描述符块”的数据结构以便执行所述数据传送。所述缓冲区描述符块可以同时存储指出从何处取回数据以及将数据存储到何处的源地址和目的地址。所述缓冲区描述符块还可以存储指出要传送的数据的大小的值,例如字节数。所述DMA控制器然后可以将所述第一DSP处理器核心内位于所述源地址处的具有所述缓冲区描述符块指出的大小(例如字节数)的数据传送到所述第二DSP处理器核心内的所述目的地址。

Patent Agency Ranking