多处理器数据处理系统、高速缓存存储器及其方法

    公开(公告)号:CN103246614A

    公开(公告)日:2013-08-14

    申请号:CN201310049969.3

    申请日:2013-02-07

    CPC classification number: G06F12/0831 G06F2212/1008 G06F2212/1016

    Abstract: 本申请总体上涉及多处理器数据处理系统、高速缓存存储器及其方法。一种多处理器数据处理系统,包括包含高速缓存存储器的多个高速缓存存储器。该高速缓存存储器发出针对目标高速缓存线的读取类型操作。在等待目标高速缓存线的接收的同时,高速缓存存储器进行监视以检测针对该目标高速缓存线的竞争的存储类型操作。响应于接收到目标高速缓存线,高速缓存存储器停顿该高速缓存存储器中的目标高速缓存线,并且基于是否检测到竞争的存储类型操作来设置在高速缓存存储器中被停顿的目标高速缓存线的相关性状态。

    多处理器数据处理系统、高速缓存存储器及其方法

    公开(公告)号:CN103246614B

    公开(公告)日:2016-07-06

    申请号:CN201310049969.3

    申请日:2013-02-07

    CPC classification number: G06F12/0831 G06F2212/1008 G06F2212/1016

    Abstract: 本申请总体上涉及多处理器数据处理系统、高速缓存存储器及其方法。一种多处理器数据处理系统,包括包含高速缓存存储器的多个高速缓存存储器。该高速缓存存储器发出针对目标高速缓存线的读取类型操作。在等待目标高速缓存线的接收的同时,高速缓存存储器进行监视以检测针对该目标高速缓存线的竞争的存储类型操作。响应于接收到目标高速缓存线,高速缓存存储器停顿该高速缓存存储器中的目标高速缓存线,并且基于是否检测到竞争的存储类型操作来设置在高速缓存存储器中被停顿的目标高速缓存线的相关性状态。

    用于模拟电气系统的信号识别方法和装置

    公开(公告)号:CN100538376C

    公开(公告)日:2009-09-09

    申请号:CN200610058212.0

    申请日:2006-02-24

    CPC classification number: G01R31/3167 G01R31/31924

    Abstract: 本发明提供一种用于识别模拟电气系统中的信号的装置、方法和计算机程序产品。控制信号识别电路的时序的ID选择信号包括递增计数并且标识相应信号的顺序数字。要被识别的信号位于一组输入/输出(I/O)引脚上。一个多路复用器(第一)响应ID选择信号而选择特定的I/O引脚。隔离电压源连接到该多路复用器,并且将选定信号提供给另一多路复用器(第二)。第二多路复用器响应ID选择信号而从该隔离电压源切换到地电势。该隔离电压源在选定的I/O驱动器引脚的DC电平处浮动。因此,通过连接到选定信号的I/O引脚和第二多路复用器的输出,该选定信号能够被识别出,然后被探测。

    用于模拟电气系统的信号识别方法和装置

    公开(公告)号:CN1862270A

    公开(公告)日:2006-11-15

    申请号:CN200610058212.0

    申请日:2006-02-24

    CPC classification number: G01R31/3167 G01R31/31924

    Abstract: 本发明提供一种用于识别模拟电气系统中的信号的装置、方法和计算机程序产品。控制信号识别电路的时序的ID选择信号包括递增计数并且标识相应信号的顺序数字。要被识别的信号位于一组输入/输出(I/O)引脚上。一个多路复用器(第一)响应ID选择信号而选择特定的I/O引脚。隔离电压源连接到该多路复用器,并且将选定信号提供给另一多路复用器(第二)。第二多路复用器响应ID选择信号而从该隔离电压源切换到地电势。该隔离电压源在选定的I/O驱动器引脚的DC电平处浮动。因此,通过连接到选定信号的I/O引脚和第二多路复用器的输出,该选定信号能够被识别出,然后被探测。

Patent Agency Ranking