-
-
公开(公告)号:CN103513959A
公开(公告)日:2014-01-15
申请号:CN201310231084.5
申请日:2013-06-09
Applicant: 国际商业机器公司
IPC: G06F9/30
CPC classification number: G06F9/30145 , G06F9/30043 , G06F9/3017 , G06F9/384
Abstract: 本发明涉及无需执行的特殊情况寄存器更新。一种更改计算设备中的逻辑地址的关联值的方法。所述方法包括在指令解码器处接收指令,所述指令包括表示为逻辑值的目标寄存器;在指令解码器处确定所述指令的结果是将所述目标寄存器设置为常数值,所述目标寄存器位于与执行单元关联的物理寄存器文件中;以及在寄存器映射器中,将所述逻辑地址映射到由专用寄存器标签表示的位置。
-
-
公开(公告)号:CN1224875C
公开(公告)日:2005-10-26
申请号:CN200310101757.1
申请日:2003-10-22
Applicant: 国际商业机器公司
IPC: G06F1/10
Abstract: 一个时钟电路通过降低在局部时钟信号上的负载来节省功率。该负载是通过改变锁存器的结构来降低的。通常使用传输门型锁存器,其中使用NFET和PFET二者来控制数据流。这里,PFET已经被去掉因而负载降低了。然而,逻辑1很难通过一个NFET,而且这会增加通过锁存器的上升变化率和上升沿的时延。然而,通过过驱动局部时钟块(LCB)的局部时钟,经由在其主从锁存器中只采用NFET晶体管的分配传输门,将局部时钟驱动给锁存器,可以减轻这一效果。过驱动NFET的栅极使得NFET可以通过一个全电平的逻辑1信号。
-
公开(公告)号:CN1499331A
公开(公告)日:2004-05-26
申请号:CN200310101757.1
申请日:2003-10-22
Applicant: 国际商业机器公司
IPC: G06F1/10
Abstract: 一个时钟电路通过降低在局部时钟信号上的负载来节省功率。该负载是通过改变锁存器的结构来降低的。通常使用通过闸型锁存器,其中使用NFET和PFET二者来控制数据流。这里,PFET已经被去掉因而负载降低了。然而,逻辑1很难通过一个NFET,而且这会增加通过锁存器的上升变化率和上升沿的时延。然而,通过过驱动局部时钟块(LCB)的局部时钟,经由在其主从锁存器中只采用NFET晶体管的分配通过闸,将局部时钟驱动给锁存器,可以减轻这一效果。过驱动NFET的栅极使得NFET可以通过一个全电平的逻辑1信号。
-
-
-
-