-
公开(公告)号:CN1224875C
公开(公告)日:2005-10-26
申请号:CN200310101757.1
申请日:2003-10-22
Applicant: 国际商业机器公司
IPC: G06F1/10
Abstract: 一个时钟电路通过降低在局部时钟信号上的负载来节省功率。该负载是通过改变锁存器的结构来降低的。通常使用传输门型锁存器,其中使用NFET和PFET二者来控制数据流。这里,PFET已经被去掉因而负载降低了。然而,逻辑1很难通过一个NFET,而且这会增加通过锁存器的上升变化率和上升沿的时延。然而,通过过驱动局部时钟块(LCB)的局部时钟,经由在其主从锁存器中只采用NFET晶体管的分配传输门,将局部时钟驱动给锁存器,可以减轻这一效果。过驱动NFET的栅极使得NFET可以通过一个全电平的逻辑1信号。
-
公开(公告)号:CN1499331A
公开(公告)日:2004-05-26
申请号:CN200310101757.1
申请日:2003-10-22
Applicant: 国际商业机器公司
IPC: G06F1/10
Abstract: 一个时钟电路通过降低在局部时钟信号上的负载来节省功率。该负载是通过改变锁存器的结构来降低的。通常使用通过闸型锁存器,其中使用NFET和PFET二者来控制数据流。这里,PFET已经被去掉因而负载降低了。然而,逻辑1很难通过一个NFET,而且这会增加通过锁存器的上升变化率和上升沿的时延。然而,通过过驱动局部时钟块(LCB)的局部时钟,经由在其主从锁存器中只采用NFET晶体管的分配通过闸,将局部时钟驱动给锁存器,可以减轻这一效果。过驱动NFET的栅极使得NFET可以通过一个全电平的逻辑1信号。
-